現在市面上流行的EDA工具軟件很多,但除了使用的術語和功能鍵的位置不一樣外都大同小異,如何用這些工具更好地實現PCB的設計呢?在開始布線之前對設計進行認真的分析以及對工具軟件進行認真的設置將使設計更加符合要求。下面是一般的設計過程和步驟。1、確定PCB的層數電路板尺寸和布線層數需要在設計初期確定。如果設計要求使用高密度球柵數組(BGA)組件,就必須考慮這些器件布線所需要的最少布線層數。布線層的數量以及層疊(stack-up)方式會直接影響到印制線的布線和阻抗。板的大小有助于確定層疊方式和印制線寬度,實現期望的設計效果。多年來,人們總是認為電路板層數越少成本就越低,但是影響電路板的制造成本還有許多其它因素。近幾年來,多層板之間的成本差別已經大大減小。在開始設計時最好采用較多的電路層并使敷銅均勻分布,以避免在設計臨近結束時才發(fā)現有少量信號不符合已定義的規(guī)則以及空間要求,從而被迫添加新層。在設計之前認真的規(guī)劃將減少布線中很多的麻煩。2、設計規(guī)則和限制自動布線工具本身并不知道應該做些什幺。為完成布線任務,布線工具需要在正確的規(guī)則和限制條件下工作。不同的信號線有不同的布線要求,要對所有特殊要求的信號線進行分類,不同的設計分類也不一樣。每個信號類都應該有優(yōu)先級,優(yōu)先級越高,規(guī)則也越嚴格。規(guī)則涉及印制線寬度、過孔的最大數量、平行度、信號線之間的相互影響以及層的限制,這些規(guī)則對布線工具的性能有很大影響。認真考慮設計要求是成功布線的重要一步。
1.布局首先,要考慮PCB尺寸大小。PCB尺寸過大時,印制線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后.再確定特殊元件的位置。最后,根據電路的功能單元,對電路的全部元器件進行布局。在確定特殊元件的位置時要遵守以下原則:(1)盡可能縮短高頻元器件之間的連線,設法減少它們的分布參數和相互間的電磁干擾。易受干擾的元器件不能相互挨得太近,輸入和輸出元件應盡量遠離。(2)某些元器件或導線之間可能有較高的電位差,應加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應盡量布置在調試時手不易觸及的地方。(3)應留出印制扳定位孔及固定支架所占用的位置。根據電路的功能單元.對電路的全部元器件進行布局時,要符合以下原則:(1)按照電路的流程安排各個功能電路單元的位置,使布局便于信號流通,并使信號盡可能保持一致的方向。(2)以每個功能電路的核心元件為中心,圍繞它來進行布局。元器件應均勻、整齊、緊湊地排列在PCB上.盡量減少和縮短各元器件之間的引線和連接。(3)在高頻下工作的電路,要考慮元器件之間的分布參數。一般電路應盡可能使元器件平行排列。這樣,不但美觀.而且裝焊容易.易于批量生產。(4)位于電路板邊緣的元器件,離電路板邊緣一般不小于2mm。電路板的最佳形狀為矩形。
通訊與計算機技術的高速發(fā)展使得高速PCB設計進入了千兆位領域,新的高速器件應用使得如此高的速率在背板和單板上的長距離傳輸成為可能,但與此同時,PCB設計中的信號完整性問題(SI)、電源完整性以及電磁兼容方面的問題也更加突出。信號完整性是指信號在信號線上傳輸的質量,主要問題包括反射、振蕩、時序、地彈和串擾等。信號完整性差不是由某個單一因素導致,而是板級設計中多種因素共同引起。在千兆位設備的PCB板設計中,一個好的信號完整性設計要求工程師全面考慮器件、傳輸線互聯方案、電源分配以及EMC方面的問題。高速PCB設計EDA工具已經從單純的仿真驗證發(fā)展到設計和驗證相結合,幫助設計者在設計早期設定規(guī)則以避免錯誤而不是在設計后期發(fā)現問題。隨著數據速率越來越高設計越來越復雜,高速PCB系統(tǒng)分析工具變得更加必要,這些工具包括時序分析、信號完整性分析、設計空間參數掃描分析、EMC設計、電源系統(tǒng)穩(wěn)定性分析等。這里我們將著重討論在千兆位設備PCB設計中信號完整性分析應考慮的一些問題。高速器件與器件模型盡管千兆位發(fā)送與接收元器件供應商會提供有關芯片的設計資料,但是器件供應商對于新器件信號完整性的了解也存在一個過程,這樣器件供應商給出的設計指南可能并不成熟,還有就是器件供應商給出的設計約束條件通常都是非??量痰?,對設計工程師來說要滿足所有的設計規(guī)則會非常困難。所以就需要信號完整性工程師運用仿真分析工具對供應商的約束規(guī)則和實際設計進行分析,考察和優(yōu)化元器件選擇、拓撲結構、匹配方案、匹配元器件的值,并最終開發(fā)出確保信號完整性的PCB布局布線規(guī)則。因此,千兆位信號的精確仿真分析變得十分重要,而器件模型在信號完整性分析工作中的作用也越來越得到重視。
如果阻抗變化只發(fā)生一次,例如線寬從8mil變到6mil后,一直保持6mil寬度這種情況,要達到突變處信號反射噪聲不超過電壓擺幅的5%這一噪聲預算要求,阻抗變化必須小于10%。這有時很難做到,以 FR4板材上微帶線的情況為例,我們計算一下。如果線寬8mil,線條和參考平面之間的厚度為4mil,特性阻抗為46.5歐姆。線寬變化到6mil后特性阻抗變成54.2歐姆,阻抗變化率達到了20%。反射信號的幅度必然超標。至于對信號造成多大影響,還和信號上升時間和驅動端到反射點處信號的時延有關。但至少這是一個潛在的問題點。幸運的是這時可以通過阻抗匹配端接解決問題。如果阻抗變化發(fā)生兩次,例如線寬從8mil變到6mil后,拉出2cm后又變回8mil。那么在2cm長6mil寬線條的兩個端點處都會發(fā)生反射,一次是阻抗變大,發(fā)生正反射,接著阻抗變小,發(fā)生負反射。如果兩次反射間隔時間足夠短,兩次反射就有可能相互抵消,從而減小影響。假設傳輸信號為1V,第Y次正反射有0.2V被反射,1.2V繼續(xù)向前傳輸,第二次反射有 -0.2*1.2 = 0.24v被反射回。再假設6mil線長度極短,兩次反射幾乎同時發(fā)生,那么總的反射電壓只有0.04V,小于5%這一噪聲預算要求。因此,這種反射是否影響信號,有多大影響,和阻抗變化處的時延以及信號上升時間有關。研究及實驗表明,只要阻抗變化處的時延小于信號上升時間的20%,反射信號就不會造成問題。如果信號上升時間為1ns,那么阻抗變化處的時延小于0.2ns對應1.2英寸,反射就不會產生問題。也就是說,對于本例情況,6mil寬走線的長度只要小于3cm就不會有問題。
一、快速確定PCB外形設計PCB先要確定電路板的外形,通常就是在禁止布線層畫出電氣的布線范圍。除非有特殊要求,一般電路板的形狀都為矩形,長寬比一般為3:2或者4:3較為理想。在畫之前可以任意畫出兩條橫線和兩條豎線,然后利用“放置工具條”里的“設置原點”工具將某一條線段的端點設為原點即坐標為(0,0),之后雙擊每一條線段,對其起點和終點的坐標值進行相應的更改,使4條線段首尾相接,形成一個封閉的矩形框,電路板的外型確定也就完成了。如果在畫圖的過程中需要調整電路板的大小,只要修改每條線段的相應坐標值即可。從成本、敷銅線長度、抗噪聲能力考慮,電路板尺寸越小越好,但是板尺寸太小,則散熱不良,且相鄰的導線容易引起干擾。不過,當電路板的尺寸大于200mm×150mm時,應該考慮電路板的機械強度,適當加裝固定孔,以便起到支撐的作用。二、元件布局開始布局之前首先要通過網絡表載入元器件,這個過程中經常會遇到網絡表無法完全載入的錯誤,主要可歸為兩類:一類是找不到元件,解決方法是確認原理圖中已定義元件的封裝形式,并確認已添加相應的PCB元件庫,若仍找不到元件就要自己造一個元件封裝了;另一類是丟失引腳,最常見的就是二極管、三極管的引腳丟失,這是由于原理圖中的引腳一般是字母A、K、E、B、C,而PCB元件的引腳則是數字1、2、3,解決方法就是更改原理圖的定義,或者更改PCB元件的定義使其一致即可。有經驗的設計者一般都會根據實際元件的封裝外形建立一個自己的PCB元件庫,使用方便而且不易出錯。進行布局時,必須要遵循一些基本規(guī)則:(1)特殊元件特殊考慮高頻元件之間要盡量靠近,連線越短越好;具有高電位差的元件之間距離盡量加大;重量大的元器件應該有支架固定;發(fā)熱的元件應遠離熱敏元件并加裝相應的散熱片或置于板外;電位器、可調電感線圈、可變電容、微動開關等可調元件的布局應該考慮整機的結構要求,以方便調節(jié)為準??傊恍┨厥獾脑骷诓季謺r要從元件本身的特性、機箱的結構、維修調試的方便性等多方面綜合考慮,以保證做出一塊穩(wěn)定、好用的PCB板。
天津廠家FPC軟板PCB上的任何一條走線在通過高頻信號的情況下都會對該信號造成時延時,蛇形走線的主要作用是補償“同一組相關”信號線中延時較小的部分,FPC軟板加工廠這些部分通常是沒有或比其它信號少通過另外的邏輯處理;最典型的就是時鐘線,通常它不需經過任何其它邏輯處理,因而其延時會小于其它相關信號。高速數字PCB板的等線長是為了使各信號的延遲差保持在一個范圍內,保證系統(tǒng)在同一周期內讀取的數據的有效性(延遲差超過一個時鐘周期時會錯讀下一周期的數據),一般要求延遲差不超過1/4時鐘周期,單位長度的線延遲差也是固定的,延遲跟線寬,線長,銅厚,板層結構有關,但線過長會增大分布電容和分布電感,使信號質量,所以時鐘IC引腳一般都接RC端接,但蛇形走線并非起電感的作用,相反的,電感會使信號中的上升元中的高次諧波相移,造成信號質量惡化,所以要求蛇形線間距最少是線寬的兩倍,信號的上升時間越小就越易受分布電容和分布電感的影響.因為應用場合不同具不同的作用,如果蛇形走線在電腦板中出現,其主要起到一個濾波電感的作用,提高電路的抗干擾能力,電腦主機板中的蛇形走線,主要用在一些時鐘信號中,如CIClk,AGPClk,它的作用有兩點:1、阻抗匹配2、濾波電感。對一些重要信號,如INTEL HUB架構中的HUBLink,一共13根,跑233MHz,要求必須嚴格等長,以消除時滯造成的隱患,繞線是解決辦法。一般來講,蛇形走線的線距>=2倍的線寬。PCI板上的蛇行線就是為了適應PCI33MHzClock的線長要求。若在一般普通PCB板中,是一個分布參數的 LC濾波器,還可作為收音機天線的電感線圈,短而窄的蛇形走線可做保險絲等等.