1.系統布局是否保證布線的合理或者最優(yōu),是否能保證布線的可靠進行,是否能保證電路工作的可靠性。在布局的時候需要對信號的走向以及電源和地線網絡有整體的了解和規(guī)劃。2.印制板尺寸是否與加工圖紙尺寸相符,能否符合PCB制造工藝要求、有無行為標記。這一點需要特別注意,不少PCB板的電路布局和布線都設計得很漂亮、合理,但是疏忽了定位接插件的精確定位,導致設計的電路無法和其他電路對接。3.元件在二維、三維空間上有無沖突。注意器件的實際尺寸,特別是器件的高度。在焊接免布局的元器件,高度一般不能超過3mm。4.元件布局是否疏密有序、排列整齊,是否全部布完。在元器件布局的時候,不僅要考慮信號的走向和信號的類型、需要注意或者保護的地方,同時也要考慮器件布局的整體密度,做到疏密均勻。5.需經常更換的元件能否方便地更換,插件板插入設備是否方便。應保證經常更換的元器件的更換和接插的方便和可靠。6.調整可調元件是否方便。7.熱敏元件與發(fā)熱元件之間是否有適當的距離。8.在需要散熱的地方是否裝有散熱器或者風扇,空氣流是否通暢。應注意元器件和電路板的散熱。9.信號走向是否順暢且互連最短。10.插頭、插座等與機械設計是否矛盾。11.線路的干擾問題是否有所考慮。12.電路板的機械強度和性能是否有所考慮。13.電路板布局的藝術性及其美觀性。
尤其在使用高速數據網絡時,攔截大量信息所需要的時間顯著低于攔截低速數據傳輸所需要的時間。數據雙絞線中的絞合線對在低頻下可以靠自身的絞合來抵抗外來干擾及線對之間的串音,但在高頻情況下(尤其在頻率超過250MHz以上時),僅靠線對絞合已無法達到抗干擾的目的,只有屏蔽才能夠抵抗外界干擾。電纜屏蔽層的作用就像一個法拉第護罩,干擾信號會進入到屏蔽層里,但卻進入不到導體中。因此,數據傳輸可以無故障運行。由于屏蔽電纜比非屏蔽電纜具有較低的輻射散發(fā),因而防止了網絡傳輸被攔截。屏蔽網絡(屏蔽的電纜及元器件)能夠顯著減小進入到周圍環(huán)境中而可能被攔截的電磁能輻射等級。不同干擾場的屏蔽選擇干擾場主要有電磁干擾及射頻干擾兩種。電磁干擾(EMI)主要是低頻干擾,馬達、熒光燈以及電源線是通常的電磁干擾源。射頻干擾(RFI)是指無線頻率干擾,主要是高頻干擾。無線電、電視轉播、雷達及其他無線通訊是通常的射頻干擾源。對于抵抗電磁干擾,選擇編織屏蔽最為有效,因其具有較低的臨界電阻;對于射頻干擾,箔層屏蔽最有效,因編織屏蔽依賴于波長的變化,它所產生的縫隙使得高頻信號可自由進出導體;而對于高低頻混合的干擾場,則要采用具有寬帶覆蓋功能的箔層加編織網的組合屏蔽方式。通常,網狀屏蔽覆蓋率越高,屏蔽效果就越好。
解決EMI問題的辦法很多,現代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設計等。本文從最基本的PCB布板出發(fā),討論PCB分層堆疊在控制EMI輻射中的作用和設計技巧。電源匯流排在IC的電源引腳附近合理地安置適當容量的電容,可使IC輸出電壓的跳變來得更快。然而,問題并非到此為止。由于電容呈有限頻率響應的特性,這使得電容無法在全頻帶上生成干凈地驅動IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態(tài)電壓就是主要的共模EMI干擾源。我們應該怎么解決這些問題?就我們電路板上的IC而言,IC周圍的電源層可以看成是優(yōu)良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優(yōu)良的電源層的電感要小,從而電感所合成的瞬態(tài)信號也小,進而降低共模EMI。當然,電源層到IC電源引腳的連線必須盡可能短,因為數位信號的上升沿越來越快,最好是直接連到IC電源引腳所在的焊盤上,這要另外討論。為了控制共模EMI,電源層要有助于去耦和具有足夠低的電感,這個電源層必須是一個設計相當好的電源層的配對。有人可能會問,好到什么程度才算好?問題的答案取決于電源的分層、層間的材料以及工作頻率(即IC上升時間的函數)。通常,電源分層的間距是6mil,夾層是FR4材料,則每平方英寸電源層的等效電容約為75pF。顯然,層間距越小電容越大。
pcn設計問題集第Y部分從pcb如何選材到運用等一系列問題進行總結。1、如何選擇PCB板材?選擇PCB板材必須在滿足設計需求和可量產性及成本中間取得平衡點。設計需求包含電氣和機構這兩部分。通常在設計非常高速的PCB板子(大于GHz的頻率)時這材質問題會比較重要。例如,現在常用的FR-4材質,在幾個GHz的頻率時的介質損耗(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(dielectric constant)和介質損在所設計的頻率是否合用。2、如何避免高頻干擾?避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)??捎美蟾咚傩盘柡湍M信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數字地對模擬地的噪聲干擾。3、在高速設計中,如何解決信號的完整性問題?信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構等。解決的方式是靠端接(termination)與調整走線的拓樸。
江蘇專業(yè)電路板組裝測試隨著PCB設計復雜度的逐步提高,對于信號完整性的分析除了反射,串擾以及EMI之外,專業(yè)電路板組裝測試穩(wěn)定可靠的電源供應也成為設計者們重點研究的方向之一。尤其當開關器件數目不斷增加,核心電壓不斷減小的時候,電源的波動往往會給系統帶來致命的影響,于是人們提出了新的名詞:電源完整性,簡稱PI(powerintegrity)。當今國際市場上,IC設計比較發(fā)達,但電源完整性設計還是一個薄弱的環(huán)節(jié)。因此本文提出了PCB板中電源完整性問題的產生,分析了影響電源完整性的因素并提出了解決PCB板中電源完整性問題的優(yōu)化方法與經驗設計,具有較強的理論分析與實際工程應用價值。二、電源噪聲的起因及分析對于電源噪聲的起因我們通過一個與非門電路圖進行分析。圖1中的電路圖為一個三輸入與非門的結構圖,因為與非門屬于數字器件,它是通過“1”和“0”電平的切換來工作的。隨著IC技術的不斷提高,數字器件的切換速度也越來越快,這就引進了更多的高頻分量,同時回路中的電感在高頻下就很容易引起電源波動。如在圖1中,當與非門輸入全為高電平時,電路中的三極管導通,電路瞬間短路,電源向電容充電,同時流入地線。此時由于電源線和地線上存在寄生電感,我們由公式V=LdI/dt可知,這將在電源線和地線上產生電壓波動,如圖2中所示的電平上升沿所引入的ΔI噪聲。當與非門輸入為低電平時,此時電容放電,將在地線上產生較大的ΔI噪聲;而電源此時只有電路的瞬間短路所引起的電流突變,由于不存在向電容充電而使電流突變相對于上升沿來說要小。從對與非門的電路進行分析我們知道,造成電源不穩(wěn)定的根源主要在于兩個方面:一是器件高速開關狀態(tài)下,瞬態(tài)的交變電流過大;