1. 如果是人工焊接,要養(yǎng)成好的習(xí)慣,首先,焊接前要目視檢查一遍PCB板,并用萬用表檢查關(guān)鍵電路(特別是電源與地)是否短路;其次,每次焊接完一個(gè)芯片就用萬用表測(cè)一下電源和地是否短路;此外,焊接時(shí)不要亂甩烙鐵,如果把焊錫甩到芯片的焊腳上(特別是表貼元件),就不容易查到。2. 在計(jì)算機(jī)上打開PCB圖,點(diǎn)亮短路的網(wǎng)絡(luò),看什么地方離的最近,最容易被連到一塊。特別要注意IC內(nèi)部短路。3. 發(fā)現(xiàn)有短路現(xiàn)象。拿一塊板來割線(特別適合單/雙層板),割線后將每部分功能塊分別通電,一部分一部分排除。4. 使用短路定位分析儀,如:新加坡PROTEQ CB2000短路追蹤儀,香港靈智科技QT50短路追蹤儀,英國(guó)POLAR ToneOhm950多層板路短路探測(cè)儀等等。5. 如果有BGA芯片,由于所有焊點(diǎn)被芯片覆蓋看不見,而且又是多層板(4層以上),因此最好在設(shè)計(jì)時(shí)將每個(gè)芯片的電源分割開,用磁珠或0歐電阻連接,這樣出現(xiàn)電源與地短路時(shí),斷開磁珠檢測(cè),很容易定位到某一芯片。由于BGA的焊接難度大,如果不是機(jī)器自動(dòng)焊接,稍不注意就會(huì)把相鄰的電源與地兩個(gè)焊球短路。
Via hole導(dǎo)通孔起線路互相連結(jié)導(dǎo)通的作用,電子行業(yè)的發(fā)展,同時(shí)也促進(jìn)PCB的發(fā)展,也對(duì)印制板制作工藝和表面貼裝技術(shù)提出更高要求。Via hole塞孔工藝應(yīng)運(yùn)而生,同時(shí)應(yīng)滿足下列要求:(一)導(dǎo)通孔內(nèi)有銅即可,阻焊可塞可不塞;(二)導(dǎo)通孔內(nèi)必須有錫鉛,有一定的厚度要求(4微米),不得有阻焊油墨入孔,造成孔內(nèi)藏錫珠;(三)導(dǎo)通孔必須有阻焊油墨塞孔,不透光,不得有錫圈,錫珠以及平整等要求。隨著電子產(chǎn)品向“輕、薄、短、小”方向發(fā)展,PCB也向高密度、高難度發(fā)展,因此出現(xiàn)大量SMT、BGA的PCB,而客戶在貼裝元器件時(shí)要求塞孔,主要有五個(gè)作用:(一)防止PCB過波峰焊時(shí)錫從導(dǎo)通孔貫穿元件面造成短路;特別是我們把過孔放在BGA焊盤上時(shí),就必須先做塞孔,再鍍金處理,便于BGA的焊接。(二)避免助焊劑殘留在導(dǎo)通孔內(nèi);(三)電子廠表面貼裝以及元件裝配完成后PCB在測(cè)試機(jī)上要吸真空形成負(fù)壓才完成:(四)防止表面錫膏流入孔內(nèi)造成虛焊,影響貼裝;
在基于信號(hào)完整性計(jì)算機(jī)分析的PCB設(shè)計(jì)方法中,最為核心的部分就是PCB板級(jí)信號(hào)完整性模型的建立,這是與傳統(tǒng)的設(shè)計(jì)方法的區(qū)別之處。SI模型的正確性將決定設(shè)計(jì)的正確性,而SI模型的可建立性則決定了這種設(shè)計(jì)方法的可行性。目前構(gòu)成器件模型的方法有兩種:一種是從元器件的電學(xué)工作特性出發(fā),把元器件看成‘黑盒子’,測(cè)量其端口的電氣特性,提取器件模型,而不涉及器件的工作原理,稱為行為級(jí)模型。這種模型的代表是IBIS模型和S參數(shù)。其優(yōu)點(diǎn)是建模和使用簡(jiǎn)單方便,節(jié)約資源,適用范圍廣泛,特別是在高頻、非線性、大功率的情況下行為級(jí)模型是一個(gè)選擇。缺點(diǎn)是精度較差,一致性不能保證,受測(cè)試技術(shù)和精度的影響。另一種是以元器件的工作原理為基礎(chǔ),從元器件的數(shù)學(xué)方程式出發(fā),得到的器件模型及模型參數(shù)與器件的物理工作原理有密切的關(guān)系。SPICE 模型是這種模型中應(yīng)用最廣泛的一種。其優(yōu)點(diǎn)是精度較高,特別是隨著建模手段的發(fā)展和半導(dǎo)體工藝的進(jìn)步和規(guī)范,人們已可以在多種級(jí)別上提供這種模型,滿足不同的精度需要。缺點(diǎn)是模型復(fù)雜,計(jì)算時(shí)間長(zhǎng)。一般驅(qū)動(dòng)器和接收器的模型由器件廠商提供,傳輸線的模型通常從場(chǎng)分析器中提取,封裝和連接器的模型即可以由場(chǎng)分析器提取,又可以由制造廠商提供。在電子設(shè)計(jì)中已經(jīng)有多種可以用于PCB板級(jí)信號(hào)完整性分析的模型,其中最為常用的有三種,分別是SPICE、IBIS和Verilog-AMS、VHDL-AMS。
產(chǎn)生網(wǎng)絡(luò)表:網(wǎng)絡(luò)表是電路原理圖設(shè)計(jì)(SCH)與印制電路板設(shè)計(jì)(PCB)之間的一座橋梁,它是電路板自動(dòng)的靈魂。網(wǎng)絡(luò)表可以從電路原理圖中獲得,也可從印制電路板中提取出來。(3)印制電路板的設(shè)計(jì):印制電路板的設(shè)計(jì)主要是針對(duì)PROTEL99的另外一個(gè)重要的部分PCB而言的,在這個(gè)過程中,我們借助PROTEL99提供的強(qiáng)大功能實(shí)現(xiàn)電路板的版面設(shè)計(jì),完成高難度的等工作。但在實(shí)踐中,具體主要以下面細(xì)分步驟為主:一、電路版設(shè)計(jì)的先期工作1、利用原理圖設(shè)計(jì)工具繪制原理圖,并且生成對(duì)應(yīng)的網(wǎng)絡(luò)表。當(dāng)然,有些特殊情況下,如電路版比較簡(jiǎn)單,已經(jīng)有了網(wǎng)絡(luò)表等情況下也可以不進(jìn)行原理圖的設(shè)計(jì),直接進(jìn)入PCB設(shè)計(jì)系統(tǒng),在PCB設(shè)計(jì)系統(tǒng)中,可以直接取用零件封裝,人工生成網(wǎng)絡(luò)表。2、手工更改網(wǎng)絡(luò)表將一些元件的固定用腳等原理圖上沒有的焊盤定義到與它相通的網(wǎng)絡(luò)上,沒任何物理連接的可定義到地或保護(hù)地等。將一些原理圖和PCB封裝庫中引腳名稱不一致的器件引腳名稱改成和PCB封裝庫中的一致,特別是二、三極管等。二、畫出自己定義的非標(biāo)準(zhǔn)器件的封裝庫建議將自己所畫的器件都放入一個(gè)自己建立的PCB庫專用設(shè)計(jì)文件。三、設(shè)置PCB設(shè)計(jì)環(huán)境和繪制印刷電路的版框含中間的鏤空等1、進(jìn)入PCB系統(tǒng)后的第Y步就是設(shè)置PCB設(shè)計(jì)環(huán)境,包括設(shè)置格點(diǎn)大小和類型,光標(biāo)類型,版層參數(shù),布線參數(shù)等等。大多數(shù)參數(shù)都可以用系統(tǒng)默認(rèn)值,而且這些參數(shù)經(jīng)過設(shè)置之后,符合個(gè)人的習(xí)慣,以后無須再去修改。2、規(guī)劃電路版,主要是確定電路版的邊框,包括電路版的尺寸大小等等。在需要放置固定孔的地方放上適當(dāng)大小的焊盤。對(duì)于3mm的螺絲可用6.5~8mm的外徑和3.2~3.5mm內(nèi)徑的焊盤對(duì)于標(biāo)準(zhǔn)板可從其它板或PCBizard中調(diào)入。注意-在繪制電路版地邊框前,一定要將當(dāng)前層設(shè)置成KeepOut層,即禁止布線層。四、打開所有要用到的PCB庫文件后,調(diào)入網(wǎng)絡(luò)表文件和修改零件封裝這一步是非常重要的一個(gè)環(huán)節(jié),網(wǎng)絡(luò)表是PCB自動(dòng)布線的靈魂,也是原理圖設(shè)計(jì)與印象電路版設(shè)計(jì)的接口,只有將網(wǎng)絡(luò)表裝入后,才能進(jìn)行電路版的布線。在原理圖設(shè)計(jì)的過程中,ERC檢查不會(huì)涉及到零件的封裝問題。因此,原理圖設(shè)計(jì)時(shí),零件的封裝可能被遺忘,在引進(jìn)網(wǎng)絡(luò)表時(shí)可以根據(jù)設(shè)計(jì)情況來修改或補(bǔ)充零件的封裝。當(dāng)然,可以直接在PCB內(nèi)人工生成網(wǎng)絡(luò)表,并且指定零件封裝。
湖北開發(fā)SMT貼片覆銅時(shí)銅和導(dǎo)線之間的間距要改變覆銅時(shí)銅和導(dǎo)線以及焊盤之間的間距,方法如下:設(shè)計(jì)—規(guī)則—Electrical—clearance,SMT貼片加工廠點(diǎn)右鍵建立“新規(guī)則”,出現(xiàn)clearance_1,在clearance_1規(guī)則中“第Y個(gè)對(duì)象匹配哪里”欄中選中“高級(jí)(查詢)”,在右邊的“全查詢”欄中輸入(InPoly),最后點(diǎn)“應(yīng)用”結(jié)束。如果輸入不對(duì),選則“所有”后再選“高級(jí)(查詢)”。pcb中放置某個(gè)器件時(shí)無論如何都報(bào)錯(cuò)在pcb中放置某個(gè)元件時(shí),無論如何都報(bào)錯(cuò),解決辦法是將規(guī)則里的線間距改小。如何選中所有連在一起的線或同一網(wǎng)絡(luò)的線按住“Ctrl”左鍵單擊想要選中的網(wǎng)絡(luò)線即可。無意中按出來個(gè)放大鏡在無意中按出來個(gè)放大鏡,用“SHIFT+M”取消或者選菜單項(xiàng)“工具”——“優(yōu)先選項(xiàng)”——“pcb Editor”——“Board Insight Lens”,勾選或取消“可視”即可。
PCB制板熱風(fēng)整平前處理過程的好壞對(duì)熱風(fēng)整平的質(zhì)量影響很大,該工序必須徹底清除焊盤上的油污,雜質(zhì)及氧化層,為浸錫提供新鮮可焊的銅表面?,F(xiàn)在較常采用的前處理工藝是機(jī)械式噴淋,首先是硫酸-雙氧水微蝕刻,微蝕后浸酸,然后是水噴淋沖洗,熱風(fēng)吹干,噴助焊劑,立即熱風(fēng)整平。前處理不良造成的露銅現(xiàn)象是不分類型批次同時(shí)大量出現(xiàn)的,露銅點(diǎn)常常是分布整個(gè)板面,在邊緣上更是嚴(yán)重。使用放大鏡觀察前處理后的線路板將發(fā)現(xiàn)焊盤上有明顯殘留的氧化點(diǎn)和污跡。出現(xiàn)類似情況應(yīng)對(duì)微蝕溶液進(jìn)行化學(xué)分析,檢查第二道酸洗溶液,調(diào)整溶液的濃度更換由于時(shí)間使用過長(zhǎng)污染嚴(yán)重的溶液,檢查噴淋系統(tǒng)是否通暢。適當(dāng)?shù)难娱L(zhǎng)處理時(shí)間也可提高處理效果,但需注意會(huì)出現(xiàn)的過腐蝕現(xiàn)象,返工的線路板經(jīng)熱風(fēng)整平后處理線再在5%的鹽酸溶液中處理一下,去除表面的氧化物。2.焊盤表面不潔,有殘余的阻焊劑污染焊盤。目前大部份的廠家采用全板絲網(wǎng)印刷液態(tài)感光阻焊油墨,然后通過曝光、顯影去除多余的阻焊劑,得到時(shí)間的阻焊圖形。在該過程中,預(yù)烘過程控制不好,溫度過高時(shí)間過長(zhǎng)都會(huì)造成顯影的困難。阻焊底片上是否有缺陷,顯影液的成份及溫度是否正確,顯影時(shí)的速度即顯影點(diǎn)是否正確,噴嘴是否堵塞及噴嘴的壓力是否正常,水洗是否良好,其中任何一點(diǎn)情況都會(huì)給焊盤上留下殘點(diǎn)。如由于底片的原因形成的露銅一般較有規(guī)律性,都在同一點(diǎn)上。該種情況使用放大鏡可發(fā)現(xiàn)在露銅處有阻焊物質(zhì)的殘留痕跡,PCB設(shè)計(jì)一般在固化工序前應(yīng)設(shè)立一崗位對(duì)圖形及金屬化孔內(nèi)部進(jìn)行檢查,保證送到下一工序的印刷線路板的焊盤和金屬化孔內(nèi)清潔無阻焊油墨殘留。3.助焊劑活性不夠助焊劑的作用是改善銅表面的潤(rùn)濕性,保護(hù)層壓板表面不過熱,且為焊料涂層提供保護(hù)作用。如助焊劑活性不夠,銅表面潤(rùn)濕性不好,焊料就不能完全覆蓋焊盤,其露銅現(xiàn)象與前處理不佳類似,延長(zhǎng)前處理時(shí)間可減輕露銅現(xiàn)象。現(xiàn)在的助焊劑幾乎全為酸性助焊劑,內(nèi)含有酸性添加劑,如酸性過高會(huì)產(chǎn)生咬銅現(xiàn)象嚴(yán)重,造成焊料中的銅含量高引起鉛錫粗糙;酸性過低,則活性弱,會(huì)導(dǎo)致露銅。如鉛錫槽中的銅含量大要及時(shí)除銅。工藝技術(shù)人員選擇一個(gè)質(zhì)量穩(wěn)定可靠的助焊劑對(duì)熱風(fēng)整平有重要的影響,優(yōu)良的助焊劑的是熱風(fēng)整平質(zhì)量的保證。