這里主要是說(shuō)了從PCB設(shè)計(jì)封裝來(lái)解析選擇元件的技巧。元件的封裝包含很多信息,包含元件的尺寸,特別是引腳的相對(duì)位置關(guān)系,還有元件的焊盤(pán)類(lèi)型。當(dāng)然我們根據(jù)元件封裝選擇元件時(shí)還有一個(gè)要注意的地方是要考慮元件的外形尺寸。引腳位置關(guān)系:主要是指我們需要將實(shí)際的元件的引腳和PCB元件的封裝的尺寸對(duì)應(yīng)起來(lái)。我們選擇不同的元件,雖然功能相同,但是元件的封裝很可能不一樣。我們需要保證PCB焊盤(pán)尺寸位置正確才能保證元件能正確焊接。焊盤(pán)的選擇:這個(gè)是我們需要考慮的比較多的地方。首先包括焊盤(pán)的類(lèi)型。其類(lèi)型包括兩種,一是電鍍通孔,一種是表貼類(lèi)型。我們需要考慮的因素有器件成本、可用性、器件面積密度和功耗等因數(shù)。從制造角度看,表貼器件通常要比通孔器件便宜,而且一般可用性較高。對(duì)于我們一般設(shè)計(jì)來(lái)說(shuō),我們選擇表貼元件,不僅方便手工焊接,而且有利于查錯(cuò)和調(diào)試過(guò)程中更好的連接焊盤(pán)和信號(hào)。其次我們還應(yīng)該注意焊盤(pán)的位置。因?yàn)椴煌奈恢?,就代表元件?shí)際當(dāng)中不同的位置。我們?nèi)绻缓侠戆才藕副P(pán)的位置,很有可能就會(huì)出現(xiàn)一個(gè)區(qū)域元件過(guò)密,而另外一個(gè)區(qū)域元件很稀疏的情況,當(dāng)然情況更糟糕的是由于焊盤(pán)位置過(guò)近,導(dǎo)致元件之間空隙過(guò)小而無(wú)法焊接,下面就是我失敗的一個(gè)例子,我在一個(gè)光耦開(kāi)關(guān)旁邊開(kāi)了通孔,但是由于它們的位置過(guò)近,導(dǎo)致光耦開(kāi)關(guān)焊接上去以后,通孔無(wú)法再放置螺絲了。
北京開(kāi)發(fā)PCB抄板設(shè)計(jì)一、PCB沉金采用的是化學(xué)沉積的方法,通過(guò)化學(xué)氧化還原反應(yīng)的方法生成一層鍍層,一般厚度較厚,PCB抄板設(shè)計(jì)加工廠(chǎng)是化學(xué)鎳金金層沉積方法的一種,可以達(dá)到較厚的金層。二、PCB鍍金采用的是電解的原理,也叫電鍍方式。其他金屬表面處理也多數(shù)采用的是電鍍方式。在實(shí)際產(chǎn)品應(yīng)用中,90%的金板是沉金板,因?yàn)殄兘鸢搴附有圆钍撬闹旅秉c(diǎn),也是導(dǎo)致很多公司放棄鍍金工藝的直接原因!沉金工藝在印制線(xiàn)路表面上沉積顏色穩(wěn)定,光亮度好,鍍層平整,可焊性良好的鎳金鍍層?;究煞譃樗膫€(gè)階段:前處理(除油,微蝕,活化、后浸),沉鎳,沉金,后處理(廢金水洗,DI水洗,烘干)。沉金厚度在0.025-0.1um間。金應(yīng)用于電路板表面處理,因?yàn)榻鸬膶?dǎo)電性強(qiáng),抗氧化性好,壽命長(zhǎng),而鍍金板與沉金板最根本的區(qū)別在于,鍍金是硬金(耐磨),沉金是軟金(不耐磨)。1、沉金與鍍金所形成的晶體結(jié)構(gòu)不一樣,沉金對(duì)于金的厚度比鍍金要厚很多,沉金會(huì)呈金黃色,較鍍金來(lái)說(shuō)更黃(這是區(qū)分鍍金和沉金的方法之一),鍍金的會(huì)稍微發(fā)白(鎳的顏色)。2、沉金與鍍金所形成的晶體結(jié)構(gòu)不一樣,沉金相對(duì)鍍金來(lái)說(shuō)更容易焊接,不會(huì)造成焊接不良。沉金板的應(yīng)力更易控制,對(duì)有邦定的產(chǎn)品而言,更有利于邦定的加工。同時(shí)也正因?yàn)槌两鸨儒兘疖洠猿两鸢遄鼋鹗种覆荒湍?沉金板的缺點(diǎn))。3、PCB沉金板只有焊盤(pán)上有鎳金,趨膚效應(yīng)中信號(hào)的傳輸是在銅層不會(huì)對(duì)信號(hào)有影響。4、沉金較鍍金來(lái)說(shuō)晶體結(jié)構(gòu)更致密,不易產(chǎn)成氧化。5、隨著電路板加工精度要求越來(lái)越高,線(xiàn)寬、間距已經(jīng)到了0.1mm以下。鍍金則容易產(chǎn)生金絲短路。沉金板只有焊盤(pán)上有鎳金,所以不容易產(chǎn)成金絲短路。6、沉金板只有焊盤(pán)上有鎳金,所以線(xiàn)路上的阻焊與銅層的結(jié)合更牢固。工程在作補(bǔ)償時(shí)不會(huì)對(duì)間距產(chǎn)生影響。7、對(duì)于要求較高的板子,平整度要求要好,一般就采用沉金,沉金一般不會(huì)出現(xiàn)組裝后的黑墊現(xiàn)象。沉金板的平整性與使用壽命較鍍金板要好。所以目前大多數(shù)工廠(chǎng)都采用了沉金工藝生產(chǎn)金板。但是沉金工藝比鍍金工藝成本更貴(含金量更高),所以依然還有大量的低價(jià)產(chǎn)品使用鍍金工藝。
覆銅時(shí)銅和導(dǎo)線(xiàn)之間的間距要改變覆銅時(shí)銅和導(dǎo)線(xiàn)以及焊盤(pán)之間的間距,方法如下:設(shè)計(jì)—規(guī)則—Electrical—clearance,點(diǎn)右鍵建立“新規(guī)則”,出現(xiàn)clearance_1,在clearance_1規(guī)則中“第Y個(gè)對(duì)象匹配哪里”欄中選中“高級(jí)(查詢(xún))”,在右邊的“全查詢(xún)”欄中輸入(InPoly),最后點(diǎn)“應(yīng)用”結(jié)束。如果輸入不對(duì),選則“所有”后再選“高級(jí)(查詢(xún))”。pcb中放置某個(gè)器件時(shí)無(wú)論如何都報(bào)錯(cuò)在pcb中放置某個(gè)元件時(shí),無(wú)論如何都報(bào)錯(cuò),解決辦法是將規(guī)則里的線(xiàn)間距改小。如何選中所有連在一起的線(xiàn)或同一網(wǎng)絡(luò)的線(xiàn)按住“Ctrl”左鍵單擊想要選中的網(wǎng)絡(luò)線(xiàn)即可。無(wú)意中按出來(lái)個(gè)放大鏡在無(wú)意中按出來(lái)個(gè)放大鏡,用“SHIFT+M”取消或者選菜單項(xiàng)“工具”——“優(yōu)先選項(xiàng)”——“pcb Editor”——“Board Insight Lens”,勾選或取消“可視”即可。
1.寄生電容過(guò)孔本身存在著對(duì)地或電源的寄生電容,如果已知過(guò)孔在內(nèi)層上的隔離孔直徑為D2;過(guò)孔焊盤(pán)的直徑為D1;PCB的厚度為T(mén);板基材的相對(duì)介電常數(shù)為ε;過(guò)孔的寄生電容延Κ了電路中信號(hào)的上升時(shí)問(wèn),降低了電路的速度。如果一塊厚度為25mil的PCB,使用內(nèi)徑為10mil,焊盤(pán)直徑為20mil的過(guò)孔,內(nèi)層電氣間隙寬度為32mil時(shí),可以通過(guò)上面的公式近似算出過(guò)孔的寄生電容大致為0.259 pF。如果走線(xiàn)的特性阻抗為30Ω,則該寄生電容引起的信號(hào)上升時(shí)間延長(zhǎng)量。系數(shù)1/2是因?yàn)檫^(guò)孔在走線(xiàn)的中途。從這些數(shù)值可以看出,盡管單個(gè)過(guò)孔的寄生電容引起的上升沿變緩的效用不是很明顯,但是如果走線(xiàn)中多次使用過(guò)孔進(jìn)行層間的切換,設(shè)計(jì)者還是要慎重考慮的。2.寄生電感過(guò)孔還具有與其高度和直徑直接相關(guān)的串聯(lián)寄生電感。若九是過(guò)孔的高度;d是中心鉆孔的直徑;則過(guò)孔的寄生電感L近似為在高速數(shù)字電路的設(shè)計(jì)中,寄生電感帶來(lái)的危害超過(guò)寄生電容的影響。過(guò)孔的寄生串聯(lián)電感會(huì)削弱旁路電容在電源或地平面濾除噪聲的作用,減弱整個(gè)電源系統(tǒng)的濾波效用c因此旁路和去耦電容的過(guò)孔應(yīng)該盡可能短,以使其電感值最小。通過(guò)上面對(duì)過(guò)孔寄生特性的分析,為了減小過(guò)孔的寄生效應(yīng)帶來(lái)的不利影響,在進(jìn)行高速PCB設(shè)計(jì)時(shí)應(yīng)盡量做到:· 盡量減少過(guò)孔,尤其是時(shí)鐘信號(hào)走線(xiàn);· 使用較薄的PCB有利于減小過(guò)孔的兩種寄生參數(shù);· 過(guò)孔阻抗應(yīng)該盡可能與其連接的走線(xiàn)的阻抗相匹配,以便減小信號(hào)的反射;
一個(gè)布局是否合理沒(méi)有判斷標(biāo)準(zhǔn),可以采用一些相對(duì)簡(jiǎn)單的標(biāo)準(zhǔn)來(lái)判斷布局的優(yōu)劣。最常用的標(biāo)準(zhǔn)就是使飛線(xiàn)總長(zhǎng)度盡可能短。一般來(lái)說(shuō),飛線(xiàn)總長(zhǎng)度越短,意味著布線(xiàn)總長(zhǎng)度也是越短(注意:這只是相對(duì)于大多數(shù)情況是正確的,并不是完全正確);走線(xiàn)越短,走線(xiàn)所占據(jù)的印制板面積也就越小,布通率越高。在走線(xiàn)盡可能短的同時(shí),還必須考慮布線(xiàn)密度的問(wèn)題。如何布局才能使飛線(xiàn)總長(zhǎng)度最短并且保證布局密度不至于過(guò)高而不能實(shí)現(xiàn)是個(gè)很復(fù)雜的問(wèn)題。因?yàn)?,調(diào)整布局就是調(diào)整封裝的放置位置,一個(gè)封裝的焊盤(pán)往往和幾個(gè)甚至幾十個(gè)網(wǎng)絡(luò)同時(shí)相關(guān)聯(lián),減小一個(gè)網(wǎng)絡(luò)飛線(xiàn)長(zhǎng)度可能會(huì)增長(zhǎng)另一個(gè)網(wǎng)絡(luò)的飛線(xiàn)長(zhǎng)度。如何能夠調(diào)整封裝的位置到最佳點(diǎn)實(shí)在給不出太實(shí)用的標(biāo)準(zhǔn),實(shí)際操作時(shí),主要依靠設(shè)計(jì)者的經(jīng)驗(yàn)觀查屏幕顯示的飛線(xiàn)是否簡(jiǎn)捷、有序和計(jì)算出的總長(zhǎng)度是否最短。飛線(xiàn)是手工布局和布線(xiàn)的主要參考標(biāo)準(zhǔn),手工調(diào)整布局時(shí)盡量使飛線(xiàn)走最短路徑,手工布線(xiàn)時(shí)常常按照飛線(xiàn)指示的路徑連接各個(gè)焊盤(pán)。Protel的飛線(xiàn)優(yōu)化算法可以有效地解決飛線(xiàn)連接的最短路徑問(wèn)題。飛線(xiàn)的連接策略Protel提供了兩種飛線(xiàn)連接方式供使用者選擇:順序飛線(xiàn)和最短樹(shù)飛線(xiàn)。在布線(xiàn)參數(shù)設(shè)置中的飛線(xiàn)模式頁(yè)可以設(shè)置飛線(xiàn)連接策略,應(yīng)該選擇最短樹(shù)策略。動(dòng)態(tài)飛線(xiàn)在有關(guān)飛線(xiàn)顯示和控制一節(jié)中已經(jīng)講到: 執(zhí)行顯示網(wǎng)絡(luò)飛線(xiàn)、顯示封裝飛線(xiàn)和顯示全部飛線(xiàn)命令之一后飛線(xiàn)顯示開(kāi)關(guān)打開(kāi),執(zhí)行隱含全部飛線(xiàn)命令后飛線(xiàn)顯示開(kāi)關(guān)關(guān)閉。
【第Y招】多層板布線(xiàn)高頻電路往往集成度較高,布線(xiàn)密度大,采用多層板既是布線(xiàn)所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來(lái)設(shè)置屏蔽,更好地實(shí)現(xiàn)就近接地,并有效地降低寄生電感和縮短信號(hào)的傳輸長(zhǎng)度,同時(shí)還能大幅度地降低信號(hào)的交叉干擾等,所有這些方法都對(duì)高頻電路的可靠性有利。有資料顯示,同種材料時(shí),四層板要比雙面板的噪聲低20dB。但是,同時(shí)也存在一個(gè)問(wèn)題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求我們?cè)谶M(jìn)行PCB Layout時(shí),除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行合理的元器件布局規(guī)劃,并采用正確的布線(xiàn)規(guī)則來(lái)完成設(shè)計(jì)。 【第二招】高速電子器件管腳間的引線(xiàn)彎折越少越好 高頻電路布線(xiàn)的引線(xiàn)最好采用全直線(xiàn),需要轉(zhuǎn)折,可用45度折線(xiàn)或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強(qiáng)度,而在高頻電路中,滿(mǎn)足這一要求卻可以減少高頻信號(hào)對(duì)外的發(fā)射和相互間的耦合?! 镜谌小扛哳l電路器件管腳間的引線(xiàn)越短越好 信號(hào)的輻射強(qiáng)度是和信號(hào)線(xiàn)的走線(xiàn)長(zhǎng)度成正比的,高頻的信號(hào)引線(xiàn)越長(zhǎng),它就越容易耦合到靠近它的元器件上去,所以對(duì)于諸如信號(hào)的時(shí)鐘、晶振、DDR的數(shù)據(jù)、LVDS線(xiàn)、USB線(xiàn)、HDMI線(xiàn)等高頻信號(hào)線(xiàn)都是要求盡可能的走線(xiàn)越短越好?! 镜谒恼小扛哳l電路器件管腳間的引線(xiàn)層間交替越少越好 所謂“引線(xiàn)的層間交替越少越好”是指元件連接過(guò)程中所用的過(guò)孔(Via)越少越好。據(jù)側(cè),一個(gè)過(guò)孔可帶來(lái)約0.5pF的分布電容,減少過(guò)孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯(cuò)的可能性。