臺灣專業(yè)SMT焊接覆銅,就是將PCB上閑置的空間作為基準面,然后用固體銅填充,這些銅區(qū)又稱為灌銅。專業(yè)SMT焊接敷銅的意義在于,減小地線阻抗,提高抗干擾能力;降低壓降,提高電源效率;還有,與地線相連,減小環(huán)路面積。如果PCB的地較多,有SGND、AGND、GND,等等,如何覆銅?我的做法是,根據(jù)PCB板面位置的不同,分別以最主要的“地”作為基準參考來獨立覆銅,數(shù)字地和模擬地分開來敷銅自不多言。同時在覆銅之前,首先加粗相應的電源連線:V5.0V、V3.6V、V3.3V(SD卡供電),等等。這樣一來,就形成了多個不同形狀的多變形結(jié)構(gòu)。覆銅需要處理好幾個問題:一是不同地的單點連接,二是晶振附近的覆銅,電路中的晶振為一高頻發(fā)射源,做法是在環(huán)繞晶振敷銅,然后將晶振的外殼另行接地。三是孤島(死區(qū))問題,如果覺得很大,那就定義個地過孔添加進去也費不了多大的事。另外,大面積覆銅好還是網(wǎng)格覆銅好,不好一概而論。為什么呢?大面積覆銅,如果過波峰焊時,板子就可能會翹起來,甚至會起泡。從這點來說,網(wǎng)格的散熱性要好些。通常是高頻電路對抗干擾要求高的多用網(wǎng)格,低頻電路有大電流的電路等常用完整的鋪銅。補充下:在數(shù)字電路中,特別是帶MCU的電路中,兆級以上工作頻率的電路,敷銅的作用就是為了降低整個地平面的阻抗。更具體的處理方法我一般是這樣來操作的:各個核心模塊(也都是數(shù)字電路)在允許的情況下也會分區(qū)敷銅,然后再用線把各個敷銅連接起來,這樣做的目的也是為了減小各級電路之間的影響。對于數(shù)字電路模擬電路 混合的電路,地線的獨立走線,以及到最后到電源濾波電容處的匯總就不多說了,大家都清楚。不過有一點:模擬電路里的地線分布,很多時候不能簡單敷成一片銅皮就了事,因為模擬電路里很注重前后級的互相影響,而且模擬地也要求單點接地,所以能不能把模擬地敷成銅皮還得根據(jù)實際情況處理。(這就要求對所用到的模擬IC的一些特殊性能還是要了解的)
PCB制板熱風整平前處理過程的好壞對熱風整平的質(zhì)量影響很大,該工序必須徹底清除焊盤上的油污,雜質(zhì)及氧化層,為浸錫提供新鮮可焊的銅表面?,F(xiàn)在較常采用的前處理工藝是機械式噴淋,首先是硫酸-雙氧水微蝕刻,微蝕后浸酸,然后是水噴淋沖洗,熱風吹干,噴助焊劑,立即熱風整平。前處理不良造成的露銅現(xiàn)象是不分類型批次同時大量出現(xiàn)的,露銅點常常是分布整個板面,在邊緣上更是嚴重。使用放大鏡觀察前處理后的線路板將發(fā)現(xiàn)焊盤上有明顯殘留的氧化點和污跡。出現(xiàn)類似情況應對微蝕溶液進行化學分析,檢查第二道酸洗溶液,調(diào)整溶液的濃度更換由于時間使用過長污染嚴重的溶液,檢查噴淋系統(tǒng)是否通暢。適當?shù)难娱L處理時間也可提高處理效果,但需注意會出現(xiàn)的過腐蝕現(xiàn)象,返工的線路板經(jīng)熱風整平后處理線再在5%的鹽酸溶液中處理一下,去除表面的氧化物。2.焊盤表面不潔,有殘余的阻焊劑污染焊盤。目前大部份的廠家采用全板絲網(wǎng)印刷液態(tài)感光阻焊油墨,然后通過曝光、顯影去除多余的阻焊劑,得到時間的阻焊圖形。在該過程中,預烘過程控制不好,溫度過高時間過長都會造成顯影的困難。阻焊底片上是否有缺陷,顯影液的成份及溫度是否正確,顯影時的速度即顯影點是否正確,噴嘴是否堵塞及噴嘴的壓力是否正常,水洗是否良好,其中任何一點情況都會給焊盤上留下殘點。如由于底片的原因形成的露銅一般較有規(guī)律性,都在同一點上。該種情況使用放大鏡可發(fā)現(xiàn)在露銅處有阻焊物質(zhì)的殘留痕跡,PCB設計一般在固化工序前應設立一崗位對圖形及金屬化孔內(nèi)部進行檢查,保證送到下一工序的印刷線路板的焊盤和金屬化孔內(nèi)清潔無阻焊油墨殘留。3.助焊劑活性不夠助焊劑的作用是改善銅表面的潤濕性,保護層壓板表面不過熱,且為焊料涂層提供保護作用。如助焊劑活性不夠,銅表面潤濕性不好,焊料就不能完全覆蓋焊盤,其露銅現(xiàn)象與前處理不佳類似,延長前處理時間可減輕露銅現(xiàn)象?,F(xiàn)在的助焊劑幾乎全為酸性助焊劑,內(nèi)含有酸性添加劑,如酸性過高會產(chǎn)生咬銅現(xiàn)象嚴重,造成焊料中的銅含量高引起鉛錫粗糙;酸性過低,則活性弱,會導致露銅。如鉛錫槽中的銅含量大要及時除銅。工藝技術(shù)人員選擇一個質(zhì)量穩(wěn)定可靠的助焊劑對熱風整平有重要的影響,優(yōu)良的助焊劑的是熱風整平質(zhì)量的保證。
高速數(shù)字PCB板的等線長是為了使各信號的延遲差保持在一個范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)的有效性(延遲差超過一個時鐘周期時會錯讀下一周期的數(shù)據(jù)),一般要求延遲差不超過1/4時鐘周期,單位長度的線延遲差也是固定的,延遲跟線寬,線長,銅厚,板層結(jié)構(gòu)有關(guān),但線過長會增大分布電容和分布電感,使信號質(zhì)量,所以時鐘IC引腳一般都接RC端接,但蛇形走線并非起電感的作用,相反的,電感會使信號中的上升元中的高次諧波相移,造成信號質(zhì)量惡化,所以要求蛇形線間距最少是線寬的兩倍,信號的上升時間越小就越易受分布電容和分布電感的影響.因為應用場合不同具不同的作用,如果蛇形走線在電腦板中出現(xiàn),其主要起到一個濾波電感的作用,提高電路的抗干擾能力,電腦主機板中的蛇形走線,主要用在一些時鐘信號中,如CIClk,AGPClk,它的作用有兩點:1、阻抗匹配 2、濾波電感。對一些重要信號,如INTEL HUB架構(gòu)中的HUBLink,一共13根,跑233MHz,要求必須嚴格等長,以消除時滯造成的隱患,繞線是解決辦法。一般來講,蛇形走線的線距>=2倍的線寬。PCI板上的蛇行線就是為了適應PCI 33MHzClock的線長要求。若在一般普通PCB板中,是一個分布參數(shù)的 LC濾波器,還可作為收音機天線的電感線圈,短而窄的蛇形走線可做保險絲等等.
如果阻抗變化只發(fā)生一次,例如線寬從8mil變到6mil后,一直保持6mil寬度這種情況,要達到突變處信號反射噪聲不超過電壓擺幅的5%這一噪聲預算要求,阻抗變化必須小于10%。這有時很難做到,以 FR4板材上微帶線的情況為例,我們計算一下。如果線寬8mil,線條和參考平面之間的厚度為4mil,特性阻抗為46.5歐姆。線寬變化到6mil后特性阻抗變成54.2歐姆,阻抗變化率達到了20%。反射信號的幅度必然超標。至于對信號造成多大影響,還和信號上升時間和驅(qū)動端到反射點處信號的時延有關(guān)。但至少這是一個潛在的問題點。幸運的是這時可以通過阻抗匹配端接解決問題。如果阻抗變化發(fā)生兩次,例如線寬從8mil變到6mil后,拉出2cm后又變回8mil。那么在2cm長6mil寬線條的兩個端點處都會發(fā)生反射,一次是阻抗變大,發(fā)生正反射,接著阻抗變小,發(fā)生負反射。如果兩次反射間隔時間足夠短,兩次反射就有可能相互抵消,從而減小影響。假設傳輸信號為1V,第Y次正反射有0.2V被反射,1.2V繼續(xù)向前傳輸,第二次反射有 -0.2*1.2 = 0.24v被反射回。再假設6mil線長度極短,兩次反射幾乎同時發(fā)生,那么總的反射電壓只有0.04V,小于5%這一噪聲預算要求。因此,這種反射是否影響信號,有多大影響,和阻抗變化處的時延以及信號上升時間有關(guān)。研究及實驗表明,只要阻抗變化處的時延小于信號上升時間的20%,反射信號就不會造成問題。如果信號上升時間為1ns,那么阻抗變化處的時延小于0.2ns對應1.2英寸,反射就不會產(chǎn)生問題。也就是說,對于本例情況,6mil寬走線的長度只要小于3cm就不會有問題。