產生網(wǎng)絡表:網(wǎng)絡表是電路原理圖設計(SCH)與印制電路板設計(PCB)之間的一座橋梁,它是電路板自動的靈魂。網(wǎng)絡表可以從電路原理圖中獲得,也可從印制電路板中提取出來。(3)印制電路板的設計:印制電路板的設計主要是針對PROTEL99的另外一個重要的部分PCB而言的,在這個過程中,我們借助PROTEL99提供的強大功能實現(xiàn)電路板的版面設計,完成高難度的等工作。但在實踐中,具體主要以下面細分步驟為主:一、電路版設計的先期工作1、利用原理圖設計工具繪制原理圖,并且生成對應的網(wǎng)絡表。當然,有些特殊情況下,如電路版比較簡單,已經有了網(wǎng)絡表等情況下也可以不進行原理圖的設計,直接進入PCB設計系統(tǒng),在PCB設計系統(tǒng)中,可以直接取用零件封裝,人工生成網(wǎng)絡表。2、手工更改網(wǎng)絡表將一些元件的固定用腳等原理圖上沒有的焊盤定義到與它相通的網(wǎng)絡上,沒任何物理連接的可定義到地或保護地等。將一些原理圖和PCB封裝庫中引腳名稱不一致的器件引腳名稱改成和PCB封裝庫中的一致,特別是二、三極管等。二、畫出自己定義的非標準器件的封裝庫建議將自己所畫的器件都放入一個自己建立的PCB庫專用設計文件。三、設置PCB設計環(huán)境和繪制印刷電路的版框含中間的鏤空等1、進入PCB系統(tǒng)后的第Y步就是設置PCB設計環(huán)境,包括設置格點大小和類型,光標類型,版層參數(shù),布線參數(shù)等等。大多數(shù)參數(shù)都可以用系統(tǒng)默認值,而且這些參數(shù)經過設置之后,符合個人的習慣,以后無須再去修改。2、規(guī)劃電路版,主要是確定電路版的邊框,包括電路版的尺寸大小等等。在需要放置固定孔的地方放上適當大小的焊盤。對于3mm的螺絲可用6.5~8mm的外徑和3.2~3.5mm內徑的焊盤對于標準板可從其它板或PCBizard中調入。注意-在繪制電路版地邊框前,一定要將當前層設置成KeepOut層,即禁止布線層。四、打開所有要用到的PCB庫文件后,調入網(wǎng)絡表文件和修改零件封裝這一步是非常重要的一個環(huán)節(jié),網(wǎng)絡表是PCB自動布線的靈魂,也是原理圖設計與印象電路版設計的接口,只有將網(wǎng)絡表裝入后,才能進行電路版的布線。在原理圖設計的過程中,ERC檢查不會涉及到零件的封裝問題。因此,原理圖設計時,零件的封裝可能被遺忘,在引進網(wǎng)絡表時可以根據(jù)設計情況來修改或補充零件的封裝。當然,可以直接在PCB內人工生成網(wǎng)絡表,并且指定零件封裝。
pcn設計問題集第Y部分從pcb如何選材到運用等一系列問題進行總結。1、如何選擇PCB板材?選擇PCB板材必須在滿足設計需求和可量產性及成本中間取得平衡點。設計需求包含電氣和機構這兩部分。通常在設計非常高速的PCB板子(大于GHz的頻率)時這材質問題會比較重要。例如,現(xiàn)在常用的FR-4材質,在幾個GHz的頻率時的介質損耗(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質損在所設計的頻率是否合用。2、如何避免高頻干擾?避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)。可用拉大高速信號和模擬信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。3、在高速設計中,如何解決信號的完整性問題?信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構等。解決的方式是靠端接(termination)與調整走線的拓樸。
上海廠家線路板印制1)專門用于探測的測試焊盤的直徑應該不小于0.9mm 。2) 測試焊盤周圍的空間應大于0.6mm 而小于5mm 。線路板印制生產廠如果元器件的高度大于6. 7mm,那么測試焊盤應置于該元器件5mm 以外。3) 在距離印制電路板邊緣3mm 以內不要放置任何元器件或測試焊盤。4) 測試焊盤應放在一個網(wǎng)格中2.5mm孔的中心。如果有可能,允許使用標準探針和一個更可靠的固定裝置。5) 不要依靠連接器指針的邊緣來進行焊盤測試。測試探針很容易損壞鍍金指針。6) 避免鍍通孔-印制電路板兩邊的探查。把測試頂端通過孔放到印制電路板的非元器件/焊接面上。
1. 如果是人工焊接,要養(yǎng)成好的習慣,首先,焊接前要目視檢查一遍PCB板,并用萬用表檢查關鍵電路(特別是電源與地)是否短路;其次,每次焊接完一個芯片就用萬用表測一下電源和地是否短路;此外,焊接時不要亂甩烙鐵,如果把焊錫甩到芯片的焊腳上(特別是表貼元件),就不容易查到。2. 在計算機上打開PCB圖,點亮短路的網(wǎng)絡,看什么地方離的最近,最容易被連到一塊。特別要注意IC內部短路。3. 發(fā)現(xiàn)有短路現(xiàn)象。拿一塊板來割線(特別適合單/雙層板),割線后將每部分功能塊分別通電,一部分一部分排除。4. 使用短路定位分析儀,如:新加坡PROTEQ CB2000短路追蹤儀,香港靈智科技QT50短路追蹤儀,英國POLAR ToneOhm950多層板路短路探測儀等等。5. 如果有BGA芯片,由于所有焊點被芯片覆蓋看不見,而且又是多層板(4層以上),因此最好在設計時將每個芯片的電源分割開,用磁珠或0歐電阻連接,這樣出現(xiàn)電源與地短路時,斷開磁珠檢測,很容易定位到某一芯片。由于BGA的焊接難度大,如果不是機器自動焊接,稍不注意就會把相鄰的電源與地兩個焊球短路。
一個高明的CAD工程師需要做的是:如何綜合考慮各方意見,達到最佳結合點。以下為EDADOC專家根據(jù)個人在通訊產品PCB設計的多年經驗,所總結出來的層疊設計參考,與大家共享。 PCB層疊設計基本原則 CAD工程師在完成布局(或預布局)后,重點對本板的布線瓶徑處進行分析,再結合EDA軟件關于布線密度(PIN/RAT)的報告參數(shù)、綜合本板諸如差分線、敏感信號線、特殊拓撲結構等有特殊布線要求的信號數(shù)量、種類確定布線層數(shù);再根據(jù)單板的電源、地的種類、分布、有特殊布線需求的信號層數(shù),綜合單板的性能指標要求與成本承受能力,確定單板的電源、地的層數(shù)以及它們與信號層的相對排布位置。單板層的排布一般原則:A)與元件面相鄰的層為地平面,提供器件屏蔽層以及為頂層布線提供回流平面;B)所有信號層盡可能與地平面相鄰(確保關鍵信號層與地平面相鄰);C)主電源盡可能與其對應地相鄰;D)盡量避免兩信號層直接相鄰;