pcn設(shè)計(jì)問題集第Y部分從pcb如何選材到運(yùn)用等一系列問題進(jìn)行總結(jié)。1、如何選擇PCB板材?選擇PCB板材必須在滿足設(shè)計(jì)需求和可量產(chǎn)性及成本中間取得平衡點(diǎn)。設(shè)計(jì)需求包含電氣和機(jī)構(gòu)這兩部分。通常在設(shè)計(jì)非常高速的PCB板子(大于GHz的頻率)時這材質(zhì)問題會比較重要。例如,現(xiàn)在常用的FR-4材質(zhì),在幾個GHz的頻率時的介質(zhì)損耗(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設(shè)計(jì)的頻率是否合用。2、如何避免高頻干擾?避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串?dāng)_(Crosstalk)。可用拉大高速信號和模擬信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。3、在高速設(shè)計(jì)中,如何解決信號的完整性問題?信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構(gòu)和輸出阻抗(output impedance),走線的特性阻抗,負(fù)載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。
PCB制板熱風(fēng)整平前處理過程的好壞對熱風(fēng)整平的質(zhì)量影響很大,該工序必須徹底清除焊盤上的油污,雜質(zhì)及氧化層,為浸錫提供新鮮可焊的銅表面?,F(xiàn)在較常采用的前處理工藝是機(jī)械式噴淋,首先是硫酸-雙氧水微蝕刻,微蝕后浸酸,然后是水噴淋沖洗,熱風(fēng)吹干,噴助焊劑,立即熱風(fēng)整平。前處理不良造成的露銅現(xiàn)象是不分類型批次同時大量出現(xiàn)的,露銅點(diǎn)常常是分布整個板面,在邊緣上更是嚴(yán)重。使用放大鏡觀察前處理后的線路板將發(fā)現(xiàn)焊盤上有明顯殘留的氧化點(diǎn)和污跡。出現(xiàn)類似情況應(yīng)對微蝕溶液進(jìn)行化學(xué)分析,檢查第二道酸洗溶液,調(diào)整溶液的濃度更換由于時間使用過長污染嚴(yán)重的溶液,檢查噴淋系統(tǒng)是否通暢。適當(dāng)?shù)难娱L處理時間也可提高處理效果,但需注意會出現(xiàn)的過腐蝕現(xiàn)象,返工的線路板經(jīng)熱風(fēng)整平后處理線再在5%的鹽酸溶液中處理一下,去除表面的氧化物。2.焊盤表面不潔,有殘余的阻焊劑污染焊盤。目前大部份的廠家采用全板絲網(wǎng)印刷液態(tài)感光阻焊油墨,然后通過曝光、顯影去除多余的阻焊劑,得到時間的阻焊圖形。在該過程中,預(yù)烘過程控制不好,溫度過高時間過長都會造成顯影的困難。阻焊底片上是否有缺陷,顯影液的成份及溫度是否正確,顯影時的速度即顯影點(diǎn)是否正確,噴嘴是否堵塞及噴嘴的壓力是否正常,水洗是否良好,其中任何一點(diǎn)情況都會給焊盤上留下殘點(diǎn)。如由于底片的原因形成的露銅一般較有規(guī)律性,都在同一點(diǎn)上。該種情況使用放大鏡可發(fā)現(xiàn)在露銅處有阻焊物質(zhì)的殘留痕跡,PCB設(shè)計(jì)一般在固化工序前應(yīng)設(shè)立一崗位對圖形及金屬化孔內(nèi)部進(jìn)行檢查,保證送到下一工序的印刷線路板的焊盤和金屬化孔內(nèi)清潔無阻焊油墨殘留。3.助焊劑活性不夠助焊劑的作用是改善銅表面的潤濕性,保護(hù)層壓板表面不過熱,且為焊料涂層提供保護(hù)作用。如助焊劑活性不夠,銅表面潤濕性不好,焊料就不能完全覆蓋焊盤,其露銅現(xiàn)象與前處理不佳類似,延長前處理時間可減輕露銅現(xiàn)象?,F(xiàn)在的助焊劑幾乎全為酸性助焊劑,內(nèi)含有酸性添加劑,如酸性過高會產(chǎn)生咬銅現(xiàn)象嚴(yán)重,造成焊料中的銅含量高引起鉛錫粗糙;酸性過低,則活性弱,會導(dǎo)致露銅。如鉛錫槽中的銅含量大要及時除銅。工藝技術(shù)人員選擇一個質(zhì)量穩(wěn)定可靠的助焊劑對熱風(fēng)整平有重要的影響,優(yōu)良的助焊劑的是熱風(fēng)整平質(zhì)量的保證。
1.布局首先,要考慮PCB尺寸大小。PCB尺寸過大時,印制線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后.再確定特殊元件的位置。最后,根據(jù)電路的功能單元,對電路的全部元器件進(jìn)行布局。在確定特殊元件的位置時要遵守以下原則:(1)盡可能縮短高頻元器件之間的連線,設(shè)法減少它們的分布參數(shù)和相互間的電磁干擾。易受干擾的元器件不能相互挨得太近,輸入和輸出元件應(yīng)盡量遠(yuǎn)離。(2)某些元器件或?qū)Ь€之間可能有較高的電位差,應(yīng)加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應(yīng)盡量布置在調(diào)試時手不易觸及的地方。(3)應(yīng)留出印制扳定位孔及固定支架所占用的位置。根據(jù)電路的功能單元.對電路的全部元器件進(jìn)行布局時,要符合以下原則:(1)按照電路的流程安排各個功能電路單元的位置,使布局便于信號流通,并使信號盡可能保持一致的方向。(2)以每個功能電路的核心元件為中心,圍繞它來進(jìn)行布局。元器件應(yīng)均勻、整齊、緊湊地排列在PCB上.盡量減少和縮短各元器件之間的引線和連接。(3)在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應(yīng)盡可能使元器件平行排列。這樣,不但美觀.而且裝焊容易.易于批量生產(chǎn)。(4)位于電路板邊緣的元器件,離電路板邊緣一般不小于2mm。電路板的最佳形狀為矩形。
一個布局是否合理沒有判斷標(biāo)準(zhǔn),可以采用一些相對簡單的標(biāo)準(zhǔn)來判斷布局的優(yōu)劣。最常用的標(biāo)準(zhǔn)就是使飛線總長度盡可能短。一般來說,飛線總長度越短,意味著布線總長度也是越短(注意:這只是相對于大多數(shù)情況是正確的,并不是完全正確);走線越短,走線所占據(jù)的印制板面積也就越小,布通率越高。在走線盡可能短的同時,還必須考慮布線密度的問題。如何布局才能使飛線總長度最短并且保證布局密度不至于過高而不能實(shí)現(xiàn)是個很復(fù)雜的問題。因?yàn)?,調(diào)整布局就是調(diào)整封裝的放置位置,一個封裝的焊盤往往和幾個甚至幾十個網(wǎng)絡(luò)同時相關(guān)聯(lián),減小一個網(wǎng)絡(luò)飛線長度可能會增長另一個網(wǎng)絡(luò)的飛線長度。如何能夠調(diào)整封裝的位置到最佳點(diǎn)實(shí)在給不出太實(shí)用的標(biāo)準(zhǔn),實(shí)際操作時,主要依靠設(shè)計(jì)者的經(jīng)驗(yàn)觀查屏幕顯示的飛線是否簡捷、有序和計(jì)算出的總長度是否最短。飛線是手工布局和布線的主要參考標(biāo)準(zhǔn),手工調(diào)整布局時盡量使飛線走最短路徑,手工布線時常常按照飛線指示的路徑連接各個焊盤。Protel的飛線優(yōu)化算法可以有效地解決飛線連接的最短路徑問題。飛線的連接策略Protel提供了兩種飛線連接方式供使用者選擇:順序飛線和最短樹飛線。在布線參數(shù)設(shè)置中的飛線模式頁可以設(shè)置飛線連接策略,應(yīng)該選擇最短樹策略。動態(tài)飛線在有關(guān)飛線顯示和控制一節(jié)中已經(jīng)講到: 執(zhí)行顯示網(wǎng)絡(luò)飛線、顯示封裝飛線和顯示全部飛線命令之一后飛線顯示開關(guān)打開,執(zhí)行隱含全部飛線命令后飛線顯示開關(guān)關(guān)閉。
福建PCB電路板產(chǎn)生網(wǎng)絡(luò)表:網(wǎng)絡(luò)表是電路原理圖設(shè)計(jì)(SCH)與印制電路板設(shè)計(jì)(PCB)之間的一座橋梁,它是電路板自動的靈魂。開發(fā)PCB電路板網(wǎng)絡(luò)表可以從電路原理圖中獲得,也可從印制電路板中提取出來。(3)印制電路板的設(shè)計(jì):印制電路板的設(shè)計(jì)主要是針對PROTEL99的另外一個重要的部分PCB而言的,在這個過程中,我們借助PROTEL99提供的強(qiáng)大功能實(shí)現(xiàn)電路板的版面設(shè)計(jì),完成高難度的等工作。但在實(shí)踐中,具體主要以下面細(xì)分步驟為主:一、電路版設(shè)計(jì)的先期工作1、利用原理圖設(shè)計(jì)工具繪制原理圖,并且生成對應(yīng)的網(wǎng)絡(luò)表。當(dāng)然,有些特殊情況下,如電路版比較簡單,已經(jīng)有了網(wǎng)絡(luò)表等情況下也可以不進(jìn)行原理圖的設(shè)計(jì),直接進(jìn)入PCB設(shè)計(jì)系統(tǒng),在PCB設(shè)計(jì)系統(tǒng)中,可以直接取用零件封裝,人工生成網(wǎng)絡(luò)表。2、手工更改網(wǎng)絡(luò)表將一些元件的固定用腳等原理圖上沒有的焊盤定義到與它相通的網(wǎng)絡(luò)上,沒任何物理連接的可定義到地或保護(hù)地等。將一些原理圖和PCB封裝庫中引腳名稱不一致的器件引腳名稱改成和PCB封裝庫中的一致,特別是二、三極管等。二、畫出自己定義的非標(biāo)準(zhǔn)器件的封裝庫建議將自己所畫的器件都放入一個自己建立的PCB庫專用設(shè)計(jì)文件。三、設(shè)置PCB設(shè)計(jì)環(huán)境和繪制印刷電路的版框含中間的鏤空等1、進(jìn)入PCB系統(tǒng)后的第Y步就是設(shè)置PCB設(shè)計(jì)環(huán)境,包括設(shè)置格點(diǎn)大小和類型,光標(biāo)類型,版層參數(shù),布線參數(shù)等等。大多數(shù)參數(shù)都可以用系統(tǒng)默認(rèn)值,而且這些參數(shù)經(jīng)過設(shè)置之后,符合個人的習(xí)慣,以后無須再去修改。2、規(guī)劃電路版,主要是確定電路版的邊框,包括電路版的尺寸大小等等。在需要放置固定孔的地方放上適當(dāng)大小的焊盤。對于3mm的螺絲可用6.5~8mm的外徑和3.2~3.5mm內(nèi)徑的焊盤對于標(biāo)準(zhǔn)板可從其它板或PCBizard中調(diào)入。注意-在繪制電路版地邊框前,一定要將當(dāng)前層設(shè)置成KeepOut層,即禁止布線層。四、打開所有要用到的PCB庫文件后,調(diào)入網(wǎng)絡(luò)表文件和修改零件封裝這一步是非常重要的一個環(huán)節(jié),網(wǎng)絡(luò)表是PCB自動布線的靈魂,也是原理圖設(shè)計(jì)與印象電路版設(shè)計(jì)的接口,只有將網(wǎng)絡(luò)表裝入后,才能進(jìn)行電路版的布線。在原理圖設(shè)計(jì)的過程中,ERC檢查不會涉及到零件的封裝問題。因此,原理圖設(shè)計(jì)時,零件的封裝可能被遺忘,在引進(jìn)網(wǎng)絡(luò)表時可以根據(jù)設(shè)計(jì)情況來修改或補(bǔ)充零件的封裝。當(dāng)然,可以直接在PCB內(nèi)人工生成網(wǎng)絡(luò)表,并且指定零件封裝。
解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設(shè)計(jì)等。本文從最基本的PCB布板出發(fā),討論P(yáng)CB分層堆疊在控制EMI輻射中的作用和設(shè)計(jì)技巧。電源匯流排在IC的電源引腳附近合理地安置適當(dāng)容量的電容,可使IC輸出電壓的跳變來得更快。然而,問題并非到此為止。由于電容呈有限頻率響應(yīng)的特性,這使得電容無法在全頻帶上生成干凈地驅(qū)動IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態(tài)電壓就是主要的共模EMI干擾源。我們應(yīng)該怎么解決這些問題?就我們電路板上的IC而言,IC周圍的電源層可以看成是優(yōu)良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優(yōu)良的電源層的電感要小,從而電感所合成的瞬態(tài)信號也小,進(jìn)而降低共模EMI。當(dāng)然,電源層到IC電源引腳的連線必須盡可能短,因?yàn)閿?shù)位信號的上升沿越來越快,最好是直接連到IC電源引腳所在的焊盤上,這要另外討論。為了控制共模EMI,電源層要有助于去耦和具有足夠低的電感,這個電源層必須是一個設(shè)計(jì)相當(dāng)好的電源層的配對。有人可能會問,好到什么程度才算好?問題的答案取決于電源的分層、層間的材料以及工作頻率(即IC上升時間的函數(shù))。通常,電源分層的間距是6mil,夾層是FR4材料,則每平方英寸電源層的等效電容約為75pF。顯然,層間距越小電容越大。