1)專門用于探測的測試焊盤的直徑應該不小于0.9mm 。2) 測試焊盤周圍的空間應大于0.6mm 而小于5mm 。如果元器件的高度大于6. 7mm,那么測試焊盤應置于該元器件5mm 以外。3) 在距離印制電路板邊緣3mm 以內(nèi)不要放置任何元器件或測試焊盤。4) 測試焊盤應放在一個網(wǎng)格中2.5mm孔的中心。如果有可能,允許使用標準探針和一個更可靠的固定裝置。5) 不要依靠連接器指針的邊緣來進行焊盤測試。測試探針很容易損壞鍍金指針。6) 避免鍍通孔-印制電路板兩邊的探查。把測試頂端通過孔放到印制電路板的非元器件/焊接面上。
【第Y招】多層板布線高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來設置屏蔽,更好地實現(xiàn)就近接地,并有效地降低寄生電感和縮短信號的傳輸長度,同時還能大幅度地降低信號的交叉干擾等,所有這些方法都對高頻電路的可靠性有利。有資料顯示,同種材料時,四層板要比雙面板的噪聲低20dB。但是,同時也存在一個問題,PCB半層數(shù)越高,制造工藝越復雜,單位成本也就越高,這就要求我們在進行PCB Layout時,除了選擇合適的層數(shù)的PCB板,還需要進行合理的元器件布局規(guī)劃,并采用正確的布線規(guī)則來完成設計?! 镜诙小扛咚匐娮悠骷苣_間的引線彎折越少越好 高頻電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45度折線或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強度,而在高頻電路中,滿足這一要求卻可以減少高頻信號對外的發(fā)射和相互間的耦合?! 镜谌小扛哳l電路器件管腳間的引線越短越好 信號的輻射強度是和信號線的走線長度成正比的,高頻的信號引線越長,它就越容易耦合到靠近它的元器件上去,所以對于諸如信號的時鐘、晶振、DDR的數(shù)據(jù)、LVDS線、USB線、HDMI線等高頻信號線都是要求盡可能的走線越短越好?! 镜谒恼小扛哳l電路器件管腳間的引線層間交替越少越好 所謂“引線的層間交替越少越好”是指元件連接過程中所用的過孔(Via)越少越好。據(jù)側(cè),一個過孔可帶來約0.5pF的分布電容,減少過孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯的可能性。
在高速設計中,可控阻抗板和線路的特性阻抗問題困擾著許多中國工程師。本文通過簡單而且直觀的方法介紹了特性阻抗的基本性質(zhì)、計算和測量方法。在高速設計中,可控阻抗板和線路的特性阻抗是最重要和最普遍的問題之一。首先了解一下傳輸線的定義:傳輸線由兩個具有一定長度的導體組成,一個導體用來發(fā)送信號,另一個用來接收信號(切記“回路”取代“地”的概念)。在一個多層板中,每一條線路都是傳輸線的組成部分,鄰近的參考平面可作為第二條線路或回路。一條線路成為“性能良好”傳輸線的關(guān)鍵是使它的特性阻抗在整個線路中保持恒定。線路板成為“可控阻抗板”的關(guān)鍵是使所有線路的特性阻抗?jié)M足一個規(guī)定值,通常在25歐姆和70歐姆之間。在多層線路板中,傳輸線性能良好的關(guān)鍵是使它的特性阻抗在整條線路中保持恒定。但是,究竟什么是特性阻抗?理解特性阻抗最簡單的方法是看信號在傳輸中碰到了什么。當沿著一條具有同樣橫截面?zhèn)鬏斁€移動時,這類似圖1所示的微波傳輸。假定把1伏特的電壓階梯波加到這條傳輸線中,如把1伏特的電池連接到傳輸線的前端(它位于發(fā)送線路和回路之間),一旦連接,這個電壓波信號沿著該線以光速傳播,它的速度通常約為6英寸/納秒。當然,這個信號確實是發(fā)送線路和回路之間的電壓差,它可以從發(fā)送線路的任何一點和回路的相臨點來衡量。圖2是該電壓信號的傳輸示意圖。Zen的方法是先“產(chǎn)生信號”,然后沿著這條傳輸線以6英寸/納秒的速度傳播。第Y個0.01納秒前進了0.06英寸,這時發(fā)送線路有多余的正電荷,而回路有多余的負電荷,正是這兩種電荷差維持著這兩個導體之間的1伏電壓差,而這兩個導體又組成了一個電容器。在下一個0.01納秒中,又要將一段0.06英寸傳輸線的電壓從0調(diào)整到1伏特,這必須加一些正電荷到發(fā)送線路,而加一些負電荷到接收線路。每移動0.06英寸,必須把更多的正電荷加到發(fā)送線路,而把更多的負電荷加到回路。每隔0.01納秒,必須對傳輸線路的另外一段進行充電,然后信號開始沿著這一段傳播。電荷來自傳輸線前端的電池,當沿著這條線移動時,就給傳輸線的連續(xù)部分充電,因而在發(fā)送線路和回路之間形成了1伏特的電壓差。每前進0.01納秒,就從電池中獲得一些電荷(±Q),恒定的時間間隔(±t)內(nèi)從電池中流出的恒定電量(±Q)就是一種恒定電流。流入回路的負電流實際上與流出的正電流相等,而且正好在信號波的前端,交流電流通過上、下線路組成的電容,結(jié)束整個循環(huán)過程。
遼寧PCB電路板一個高明的CAD工程師需要做的是:如何綜合考慮各方意見,達到最佳結(jié)合點。以下為EDADOC專家根據(jù)個人在通訊產(chǎn)品PCB設計的多年經(jīng)驗,開發(fā)PCB電路板所總結(jié)出來的層疊設計參考,與大家共享。 PCB層疊設計基本原則 CAD工程師在完成布局(或預布局)后,重點對本板的布線瓶徑處進行分析,再結(jié)合EDA軟件關(guān)于布線密度(PIN/RAT)的報告參數(shù)、綜合本板諸如差分線、敏感信號線、特殊拓撲結(jié)構(gòu)等有特殊布線要求的信號數(shù)量、種類確定布線層數(shù);再根據(jù)單板的電源、地的種類、分布、有特殊布線需求的信號層數(shù),綜合單板的性能指標要求與成本承受能力,確定單板的電源、地的層數(shù)以及它們與信號層的相對排布位置。單板層的排布一般原則:A)與元件面相鄰的層為地平面,提供器件屏蔽層以及為頂層布線提供回流平面;B)所有信號層盡可能與地平面相鄰(確保關(guān)鍵信號層與地平面相鄰);C)主電源盡可能與其對應地相鄰;D)盡量避免兩信號層直接相鄰;
在PCB(印制電路板)中,印制導線用來實現(xiàn)電路元件和器件之間電氣連接,是PCB中的重要組件,PCB導線多為銅線,銅自身的物理特性也導致其在導電過程中必然存在一定的阻抗,導線中的電感成分會影響電壓信號的傳輸,而電阻成分則會影響電流信號的傳輸,在高頻線路中電感的影響尤為嚴重,因此,在PCB設計中必須注意和消除印制導線阻抗所帶來的影響。1印制導線產(chǎn)生干擾的原因PCB上的印制導線通電后在直流或交流狀態(tài)下分別對電流呈現(xiàn)電阻或感抗,而平行導線之間存在電感效應,電阻效應,電導效應,互感效應;一根導線上的變化電流必然影響另一根導線,從而產(chǎn)生干擾;PCB板外連接導線甚至元器件引線都可能成為發(fā)射或接收干擾信號的天線。印制導線的直流電阻和交流阻抗可以通過公式和公式來計算,R=PL/S和XL=2πfL式中L為印制導線長度(m),s為導線截面積(mm2),ρ為銅的電阻率,TT為常數(shù),f為交流頻率。正是由于這些阻抗的存在,從而產(chǎn)生一定的電位差,這些電位差的存在,必然會帶來干擾,從而影響電路的正常工作。2 PCB電流與導線寬度的關(guān)系PCB導線寬度與電路電流承載值有關(guān),一般導線越寬,承載電流的能力越強。在實際的PCB制作過程中,導線寬度應以能滿足電氣性能要求而又便于生產(chǎn)為宜,它的最小值以承受的電流大小而定,導線寬度和間距可取0.3mm(12mil)。導線的寬度在大電流的情況下還要考慮其溫升問題。PCB設計銅鉑厚度、線寬