開發(fā)電路板組裝測(cè)試1. 從原理圖到PCB的設(shè)計(jì)流程建立元件參數(shù)——>輸入原理網(wǎng)表->設(shè)計(jì)參數(shù)設(shè)置->手工布局->手工布線->驗(yàn)證設(shè)計(jì)——>復(fù)查->CAM輸出。電路板組裝測(cè)試生產(chǎn)商2. 參數(shù)設(shè)置相鄰導(dǎo)線間距必須能滿足電氣安全要求,而且為了便于操作和生產(chǎn),間距也應(yīng)盡量寬些。最小間距至少要能適合承受的電壓,在布線密度較低時(shí),信號(hào)線的間距可適當(dāng)?shù)丶哟?,?duì)高、低電平懸殊的信號(hào)線應(yīng)盡可能地短且加大間距,一般情況下將走線間距設(shè)為8mil。焊盤內(nèi)孔邊緣到印制板邊的距離要大于1mm,這樣可以避免加工時(shí)導(dǎo)致焊盤缺損。當(dāng)與焊盤連接的走線較細(xì)時(shí),要將焊盤與走線之間的連接設(shè)計(jì)成水滴狀,這樣的好處是焊盤不容易起皮,而是走線與焊盤不易斷開。3. 元器件布局實(shí)踐證明,即使電路原理圖設(shè)計(jì)正確,印制電路板設(shè)計(jì)不當(dāng),也會(huì)對(duì)電子設(shè)備的可靠性產(chǎn)生不利影響。例如,如果印制板兩條細(xì)平行線靠得很近,則會(huì)形成信號(hào)波形的延遲,在傳輸線的終端形成反射噪聲;由于電源、地線的考慮不周到而引起的干擾,會(huì)使產(chǎn)品的性能下降,因此,在設(shè)計(jì)印制電路板的時(shí)候,應(yīng)注意采用正確的方法。每一個(gè)開關(guān)電源都有四個(gè)電流回路:◆ 電源開關(guān)交流回路◆ 輸出整流交流回路◆ 輸入信號(hào)源電流回路◆ 輸出負(fù)載電流回路輸入回路通過一個(gè)近似直流的電流對(duì)輸入電容充電,濾波電容主要起到一個(gè)寬帶儲(chǔ)能作用;類似地,輸出濾波電容也用來儲(chǔ)存來自輸出整流器的高頻能量,同時(shí)消除輸出負(fù)載回路的直流能量。所以,輸入和輸出濾波電容的接線端十分重要,輸入及輸出電流回路應(yīng)分別只從濾波電容的接線端連接到電源;如果在輸入/輸出回路和電源開關(guān)/整流回路之間的連接無法與電容的接線端直接相連,交流能量將由輸入或輸出濾波電容并輻射到環(huán)境中去。電源開關(guān)交流回路和整流器的交流回路包含高幅梯形電流,這些電流中諧波成分很高,其頻率遠(yuǎn)大于開關(guān)基頻,峰值幅度可高達(dá)持續(xù)輸入/輸出直流電流幅度的5倍,過渡時(shí)間通常約為50ns。這兩個(gè)回路最容易產(chǎn)生電磁干擾,因此必須在電源中其它印制線布線之前先布好這些交流回路,每個(gè)回路的三種主要的元件濾波電容、電源開關(guān)或整流器、電感或變壓器應(yīng)彼此相鄰地進(jìn)行放置,調(diào)整元件位置使它們之間的電流路徑盡可能短。
1. 如果是人工焊接,要養(yǎng)成好的習(xí)慣,首先,焊接前要目視檢查一遍PCB板,并用萬用表檢查關(guān)鍵電路(特別是電源與地)是否短路;其次,每次焊接完一個(gè)芯片就用萬用表測(cè)一下電源和地是否短路;此外,焊接時(shí)不要亂甩烙鐵,如果把焊錫甩到芯片的焊腳上(特別是表貼元件),就不容易查到。2. 在計(jì)算機(jī)上打開PCB圖,點(diǎn)亮短路的網(wǎng)絡(luò),看什么地方離的最近,最容易被連到一塊。特別要注意IC內(nèi)部短路。3. 發(fā)現(xiàn)有短路現(xiàn)象。拿一塊板來割線(特別適合單/雙層板),割線后將每部分功能塊分別通電,一部分一部分排除。4. 使用短路定位分析儀,如:新加坡PROTEQ CB2000短路追蹤儀,香港靈智科技QT50短路追蹤儀,英國POLAR ToneOhm950多層板路短路探測(cè)儀等等。5. 如果有BGA芯片,由于所有焊點(diǎn)被芯片覆蓋看不見,而且又是多層板(4層以上),因此最好在設(shè)計(jì)時(shí)將每個(gè)芯片的電源分割開,用磁珠或0歐電阻連接,這樣出現(xiàn)電源與地短路時(shí),斷開磁珠檢測(cè),很容易定位到某一芯片。由于BGA的焊接難度大,如果不是機(jī)器自動(dòng)焊接,稍不注意就會(huì)把相鄰的電源與地兩個(gè)焊球短路。
一個(gè)高明的CAD工程師需要做的是:如何綜合考慮各方意見,達(dá)到最佳結(jié)合點(diǎn)。以下為EDADOC專家根據(jù)個(gè)人在通訊產(chǎn)品PCB設(shè)計(jì)的多年經(jīng)驗(yàn),所總結(jié)出來的層疊設(shè)計(jì)參考,與大家共享。 PCB層疊設(shè)計(jì)基本原則 CAD工程師在完成布局(或預(yù)布局)后,重點(diǎn)對(duì)本板的布線瓶徑處進(jìn)行分析,再結(jié)合EDA軟件關(guān)于布線密度(PIN/RAT)的報(bào)告參數(shù)、綜合本板諸如差分線、敏感信號(hào)線、特殊拓?fù)浣Y(jié)構(gòu)等有特殊布線要求的信號(hào)數(shù)量、種類確定布線層數(shù);再根據(jù)單板的電源、地的種類、分布、有特殊布線需求的信號(hào)層數(shù),綜合單板的性能指標(biāo)要求與成本承受能力,確定單板的電源、地的層數(shù)以及它們與信號(hào)層的相對(duì)排布位置。單板層的排布一般原則:A)與元件面相鄰的層為地平面,提供器件屏蔽層以及為頂層布線提供回流平面;B)所有信號(hào)層盡可能與地平面相鄰(確保關(guān)鍵信號(hào)層與地平面相鄰);C)主電源盡可能與其對(duì)應(yīng)地相鄰;D)盡量避免兩信號(hào)層直接相鄰;
1、PTH造成的孔壁鍍層空洞PTH造成的孔壁鍍層空洞主要是點(diǎn)狀的或環(huán)狀的空洞,具體產(chǎn)生的原因如下:(1)沉銅缸銅含量、氫氧化鈉與甲醛的濃度銅缸的溶液濃度是首先要考慮的。一般來說,銅含量、氫氧化鈉與甲醛的濃度是成比例的,當(dāng)其中的任何一種含量低于標(biāo)準(zhǔn)數(shù)值的10%時(shí)都會(huì)破壞化學(xué)反應(yīng)的平衡,造成化學(xué)銅沉積不良,出現(xiàn)點(diǎn)狀的空洞。所以優(yōu)先考慮調(diào)整銅缸的各藥水參數(shù)。(2)槽液的溫度槽液的溫度對(duì)溶液的活性也存在著重要的影響。在各溶液中一般都會(huì)有溫度的要求,其中有些是要嚴(yán)格控制的。所以對(duì)槽液的溫度也要隨時(shí)關(guān)注。(3)活化液的控制二價(jià)錫離子偏低會(huì)造成膠體鈀的分解,影響鈀的吸附,但只要對(duì)活化液定時(shí)的進(jìn)行添加補(bǔ)充,不會(huì)造成大的問題。活化液控制的重點(diǎn)是不能用空氣攪拌,空氣中的氧會(huì)氧化二價(jià)錫離子,同時(shí)也不能有水進(jìn)入,會(huì)造成SnCl2的水解。(4)清洗的溫度清洗的溫度常常被人忽視,清洗的最佳溫度是在20℃以上,若低于15℃就會(huì)影響清洗的效果。在冬季的時(shí)候,水溫會(huì)變的很低,尤其是在北方。由于水洗的溫度低,板子在清洗后的溫度也會(huì)變的很低,在進(jìn)入銅缸后板子的溫度不能立刻升上來,會(huì)因?yàn)殄e(cuò)過了銅沉積的黃金時(shí)間而影響沉積的效果。所以在環(huán)境溫度較低的地方,也要注意清洗水的溫度。(5)整孔劑的使用溫度、濃度與時(shí)間藥液的溫度有著較嚴(yán)格的要求,過高的溫度會(huì)造成整孔劑的分解,使整孔劑的濃度變低,影響整孔的效果,其明顯的特征是在孔內(nèi)的玻璃纖維布處出現(xiàn)點(diǎn)狀空洞。只有藥液的溫度、濃度與時(shí)間妥善的配合,才能得到良好的整孔效果,同時(shí)又能節(jié)約成本。藥液中不斷累積的銅離子濃度,也必須嚴(yán)格控制。(6)還原劑的使用溫度、濃度與時(shí)間還原的作用是去除去鉆污后殘留的錳酸鉀和高錳酸鉀,藥液相關(guān)參數(shù)的失控都會(huì)影響其作用,其明顯的特征是在孔內(nèi)的樹脂處出現(xiàn)點(diǎn)狀空洞。(7)震蕩器和搖擺
通訊與計(jì)算機(jī)技術(shù)的高速發(fā)展使得高速PCB設(shè)計(jì)進(jìn)入了千兆位領(lǐng)域,新的高速器件應(yīng)用使得如此高的速率在背板和單板上的長(zhǎng)距離傳輸成為可能,但與此同時(shí),PCB設(shè)計(jì)中的信號(hào)完整性問題(SI)、電源完整性以及電磁兼容方面的問題也更加突出。信號(hào)完整性是指信號(hào)在信號(hào)線上傳輸?shù)馁|(zhì)量,主要問題包括反射、振蕩、時(shí)序、地彈和串?dāng)_等。信號(hào)完整性差不是由某個(gè)單一因素導(dǎo)致,而是板級(jí)設(shè)計(jì)中多種因素共同引起。在千兆位設(shè)備的PCB板設(shè)計(jì)中,一個(gè)好的信號(hào)完整性設(shè)計(jì)要求工程師全面考慮器件、傳輸線互聯(lián)方案、電源分配以及EMC方面的問題。高速PCB設(shè)計(jì)EDA工具已經(jīng)從單純的仿真驗(yàn)證發(fā)展到設(shè)計(jì)和驗(yàn)證相結(jié)合,幫助設(shè)計(jì)者在設(shè)計(jì)早期設(shè)定規(guī)則以避免錯(cuò)誤而不是在設(shè)計(jì)后期發(fā)現(xiàn)問題。隨著數(shù)據(jù)速率越來越高設(shè)計(jì)越來越復(fù)雜,高速PCB系統(tǒng)分析工具變得更加必要,這些工具包括時(shí)序分析、信號(hào)完整性分析、設(shè)計(jì)空間參數(shù)掃描分析、EMC設(shè)計(jì)、電源系統(tǒng)穩(wěn)定性分析等。這里我們將著重討論在千兆位設(shè)備PCB設(shè)計(jì)中信號(hào)完整性分析應(yīng)考慮的一些問題。高速器件與器件模型盡管千兆位發(fā)送與接收元器件供應(yīng)商會(huì)提供有關(guān)芯片的設(shè)計(jì)資料,但是器件供應(yīng)商對(duì)于新器件信號(hào)完整性的了解也存在一個(gè)過程,這樣器件供應(yīng)商給出的設(shè)計(jì)指南可能并不成熟,還有就是器件供應(yīng)商給出的設(shè)計(jì)約束條件通常都是非常苛刻的,對(duì)設(shè)計(jì)工程師來說要滿足所有的設(shè)計(jì)規(guī)則會(huì)非常困難。所以就需要信號(hào)完整性工程師運(yùn)用仿真分析工具對(duì)供應(yīng)商的約束規(guī)則和實(shí)際設(shè)計(jì)進(jìn)行分析,考察和優(yōu)化元器件選擇、拓?fù)浣Y(jié)構(gòu)、匹配方案、匹配元器件的值,并最終開發(fā)出確保信號(hào)完整性的PCB布局布線規(guī)則。因此,千兆位信號(hào)的精確仿真分析變得十分重要,而器件模型在信號(hào)完整性分析工作中的作用也越來越得到重視。
1.寄生電容過孔本身存在著對(duì)地或電源的寄生電容,如果已知過孔在內(nèi)層上的隔離孔直徑為D2;過孔焊盤的直徑為D1;PCB的厚度為T;板基材的相對(duì)介電常數(shù)為ε;過孔的寄生電容延Κ了電路中信號(hào)的上升時(shí)問,降低了電路的速度。如果一塊厚度為25mil的PCB,使用內(nèi)徑為10mil,焊盤直徑為20mil的過孔,內(nèi)層電氣間隙寬度為32mil時(shí),可以通過上面的公式近似算出過孔的寄生電容大致為0.259 pF。如果走線的特性阻抗為30Ω,則該寄生電容引起的信號(hào)上升時(shí)間延長(zhǎng)量。系數(shù)1/2是因?yàn)檫^孔在走線的中途。從這些數(shù)值可以看出,盡管單個(gè)過孔的寄生電容引起的上升沿變緩的效用不是很明顯,但是如果走線中多次使用過孔進(jìn)行層間的切換,設(shè)計(jì)者還是要慎重考慮的。2.寄生電感過孔還具有與其高度和直徑直接相關(guān)的串聯(lián)寄生電感。若九是過孔的高度;d是中心鉆孔的直徑;則過孔的寄生電感L近似為在高速數(shù)字電路的設(shè)計(jì)中,寄生電感帶來的危害超過寄生電容的影響。過孔的寄生串聯(lián)電感會(huì)削弱旁路電容在電源或地平面濾除噪聲的作用,減弱整個(gè)電源系統(tǒng)的濾波效用c因此旁路和去耦電容的過孔應(yīng)該盡可能短,以使其電感值最小。通過上面對(duì)過孔寄生特性的分析,為了減小過孔的寄生效應(yīng)帶來的不利影響,在進(jìn)行高速PCB設(shè)計(jì)時(shí)應(yīng)盡量做到:· 盡量減少過孔,尤其是時(shí)鐘信號(hào)走線;· 使用較薄的PCB有利于減小過孔的兩種寄生參數(shù);· 過孔阻抗應(yīng)該盡可能與其連接的走線的阻抗相匹配,以便減小信號(hào)的反射;