Via hole導(dǎo)通孔起線(xiàn)路互相連結(jié)導(dǎo)通的作用,電子行業(yè)的發(fā)展,同時(shí)也促進(jìn)PCB的發(fā)展,也對(duì)印制板制作工藝和表面貼裝技術(shù)提出更高要求。Via hole塞孔工藝應(yīng)運(yùn)而生,同時(shí)應(yīng)滿(mǎn)足下列要求:(一)導(dǎo)通孔內(nèi)有銅即可,阻焊可塞可不塞;(二)導(dǎo)通孔內(nèi)必須有錫鉛,有一定的厚度要求(4微米),不得有阻焊油墨入孔,造成孔內(nèi)藏錫珠;(三)導(dǎo)通孔必須有阻焊油墨塞孔,不透光,不得有錫圈,錫珠以及平整等要求。隨著電子產(chǎn)品向“輕、薄、短、小”方向發(fā)展,PCB也向高密度、高難度發(fā)展,因此出現(xiàn)大量SMT、BGA的PCB,而客戶(hù)在貼裝元器件時(shí)要求塞孔,主要有五個(gè)作用:(一)防止PCB過(guò)波峰焊時(shí)錫從導(dǎo)通孔貫穿元件面造成短路;特別是我們把過(guò)孔放在BGA焊盤(pán)上時(shí),就必須先做塞孔,再鍍金處理,便于BGA的焊接。(二)避免助焊劑殘留在導(dǎo)通孔內(nèi);(三)電子廠表面貼裝以及元件裝配完成后PCB在測(cè)試機(jī)上要吸真空形成負(fù)壓才完成:(四)防止表面錫膏流入孔內(nèi)造成虛焊,影響貼裝;
大量涉及蝕刻面的質(zhì)量問(wèn)題都集中在上板面被蝕刻的部分,而這些問(wèn)題來(lái)自于蝕刻劑所產(chǎn)生的膠狀板結(jié)物的影響。對(duì)這一點(diǎn)的了解是十分重要的,因膠狀板結(jié)物堆積在銅表面上。一方面會(huì)影響噴射力,另一方面會(huì)阻檔了新鮮蝕刻液的補(bǔ)充,使蝕刻的速度被降低。正因膠狀板結(jié)物的形成和堆積,使得基板上下面的圖形的蝕刻程度不同,先進(jìn)入的基板因堆積尚未形成,蝕刻速度較快, 故容易被徹底地蝕刻或造成過(guò)腐蝕,而后進(jìn)入的基板因堆積已形成,而減慢了蝕刻的速度。蝕刻設(shè)備的維護(hù)維護(hù)蝕刻設(shè)備的最關(guān)鍵因素就是要保證噴嘴的高清潔度及無(wú)阻塞物,使噴嘴能暢順地噴射。阻塞物或結(jié)渣會(huì)使噴射時(shí)產(chǎn)生壓力作用,沖擊板面。而噴嘴不清潔,則會(huì)造成蝕刻不均勻而使整塊電路板報(bào)廢。明顯地,設(shè)備的維護(hù)就是更換破損件和磨損件,因噴嘴同樣存在著磨損的問(wèn)題,所以更換時(shí)應(yīng)包括噴嘴。此外,更為關(guān)鍵的問(wèn)題是要保持蝕刻機(jī)沒(méi)有結(jié)渣,因很多時(shí)結(jié)渣堆積過(guò)多會(huì)對(duì)蝕刻液的化學(xué)平衡產(chǎn)生影響。同樣地,如果蝕刻液出現(xiàn)化學(xué)不平衡,結(jié)渣的情況就會(huì)愈加嚴(yán)重。蝕刻液突然出現(xiàn)大量結(jié)渣時(shí),通常是一個(gè)信號(hào),表示溶液的平衡出現(xiàn)了問(wèn)題,這時(shí)應(yīng)使用較強(qiáng)的鹽酸作適當(dāng)?shù)那鍧嵒驅(qū)θ芤哼M(jìn)行補(bǔ)加。
開(kāi)發(fā)PCB打樣pcn設(shè)計(jì)問(wèn)題集第Y部分從pcb如何選材到運(yùn)用等一系列問(wèn)題進(jìn)行總結(jié)。1、如何選擇PCB板材?選擇PCB板材必須在滿(mǎn)足設(shè)計(jì)需求和可量產(chǎn)性及成本中間取得平衡點(diǎn)。PCB打樣生產(chǎn)廠設(shè)計(jì)需求包含電氣和機(jī)構(gòu)這兩部分。通常在設(shè)計(jì)非常高速的PCB板子(大于GHz的頻率)時(shí)這材質(zhì)問(wèn)題會(huì)比較重要。例如,現(xiàn)在常用的FR-4材質(zhì),在幾個(gè)GHz的頻率時(shí)的介質(zhì)損耗(dielectric loss)會(huì)對(duì)信號(hào)衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設(shè)計(jì)的頻率是否合用。2、如何避免高頻干擾?避免高頻干擾的基本思路是盡量降低高頻信號(hào)電磁場(chǎng)的干擾,也就是所謂的串?dāng)_(Crosstalk)。可用拉大高速信號(hào)和模擬信號(hào)之間的距離,或加ground guard/shunt traces在模擬信號(hào)旁邊。還要注意數(shù)字地對(duì)模擬地的噪聲干擾。3、在高速設(shè)計(jì)中,如何解決信號(hào)的完整性問(wèn)題?信號(hào)完整性基本上是阻抗匹配的問(wèn)題。而影響阻抗匹配的因素有信號(hào)源的架構(gòu)和輸出阻抗(output impedance),走線(xiàn)的特性阻抗,負(fù)載端的特性,走線(xiàn)的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線(xiàn)的拓樸。
產(chǎn)生網(wǎng)絡(luò)表:網(wǎng)絡(luò)表是電路原理圖設(shè)計(jì)(SCH)與印制電路板設(shè)計(jì)(PCB)之間的一座橋梁,它是電路板自動(dòng)的靈魂。網(wǎng)絡(luò)表可以從電路原理圖中獲得,也可從印制電路板中提取出來(lái)。(3)印制電路板的設(shè)計(jì):印制電路板的設(shè)計(jì)主要是針對(duì)PROTEL99的另外一個(gè)重要的部分PCB而言的,在這個(gè)過(guò)程中,我們借助PROTEL99提供的強(qiáng)大功能實(shí)現(xiàn)電路板的版面設(shè)計(jì),完成高難度的等工作。但在實(shí)踐中,具體主要以下面細(xì)分步驟為主:一、電路版設(shè)計(jì)的先期工作1、利用原理圖設(shè)計(jì)工具繪制原理圖,并且生成對(duì)應(yīng)的網(wǎng)絡(luò)表。當(dāng)然,有些特殊情況下,如電路版比較簡(jiǎn)單,已經(jīng)有了網(wǎng)絡(luò)表等情況下也可以不進(jìn)行原理圖的設(shè)計(jì),直接進(jìn)入PCB設(shè)計(jì)系統(tǒng),在PCB設(shè)計(jì)系統(tǒng)中,可以直接取用零件封裝,人工生成網(wǎng)絡(luò)表。2、手工更改網(wǎng)絡(luò)表將一些元件的固定用腳等原理圖上沒(méi)有的焊盤(pán)定義到與它相通的網(wǎng)絡(luò)上,沒(méi)任何物理連接的可定義到地或保護(hù)地等。將一些原理圖和PCB封裝庫(kù)中引腳名稱(chēng)不一致的器件引腳名稱(chēng)改成和PCB封裝庫(kù)中的一致,特別是二、三極管等。二、畫(huà)出自己定義的非標(biāo)準(zhǔn)器件的封裝庫(kù)建議將自己所畫(huà)的器件都放入一個(gè)自己建立的PCB庫(kù)專(zhuān)用設(shè)計(jì)文件。三、設(shè)置PCB設(shè)計(jì)環(huán)境和繪制印刷電路的版框含中間的鏤空等1、進(jìn)入PCB系統(tǒng)后的第Y步就是設(shè)置PCB設(shè)計(jì)環(huán)境,包括設(shè)置格點(diǎn)大小和類(lèi)型,光標(biāo)類(lèi)型,版層參數(shù),布線(xiàn)參數(shù)等等。大多數(shù)參數(shù)都可以用系統(tǒng)默認(rèn)值,而且這些參數(shù)經(jīng)過(guò)設(shè)置之后,符合個(gè)人的習(xí)慣,以后無(wú)須再去修改。2、規(guī)劃電路版,主要是確定電路版的邊框,包括電路版的尺寸大小等等。在需要放置固定孔的地方放上適當(dāng)大小的焊盤(pán)。對(duì)于3mm的螺絲可用6.5~8mm的外徑和3.2~3.5mm內(nèi)徑的焊盤(pán)對(duì)于標(biāo)準(zhǔn)板可從其它板或PCBizard中調(diào)入。注意-在繪制電路版地邊框前,一定要將當(dāng)前層設(shè)置成KeepOut層,即禁止布線(xiàn)層。四、打開(kāi)所有要用到的PCB庫(kù)文件后,調(diào)入網(wǎng)絡(luò)表文件和修改零件封裝這一步是非常重要的一個(gè)環(huán)節(jié),網(wǎng)絡(luò)表是PCB自動(dòng)布線(xiàn)的靈魂,也是原理圖設(shè)計(jì)與印象電路版設(shè)計(jì)的接口,只有將網(wǎng)絡(luò)表裝入后,才能進(jìn)行電路版的布線(xiàn)。在原理圖設(shè)計(jì)的過(guò)程中,ERC檢查不會(huì)涉及到零件的封裝問(wèn)題。因此,原理圖設(shè)計(jì)時(shí),零件的封裝可能被遺忘,在引進(jìn)網(wǎng)絡(luò)表時(shí)可以根據(jù)設(shè)計(jì)情況來(lái)修改或補(bǔ)充零件的封裝。當(dāng)然,可以直接在PCB內(nèi)人工生成網(wǎng)絡(luò)表,并且指定零件封裝。
PCB布局規(guī)則1、在通常情況下,所有的元件均應(yīng)布置在電路板的同一面上,只有頂層元件過(guò)密時(shí),才能將一些高度有限并且發(fā)熱量小的器件,如貼片電阻、貼片電容、貼片IC等放在底層。2、在保證電氣性能的前提下,元件應(yīng)放置在柵格上且相互平行或垂直排列,以求整齊、美觀,在一般情況下不允許元件重疊;元件排列要緊湊,元件在整個(gè)版面上應(yīng)分布均勻、疏密一致。3、電路板上不同組件相臨焊盤(pán)圖形之間的最小間距應(yīng)在1MM以上。4、離電路板邊緣一般不小于2MM.電路板的最佳形狀為矩形,長(zhǎng)寬比為3:2或4:3.電路板面尺大于200MM乘150MM時(shí),應(yīng)考慮電路板所能承受的機(jī)械強(qiáng)度。PCB設(shè)計(jì)設(shè)置技巧PCB設(shè)計(jì)在不同階段需要進(jìn)行不同的各點(diǎn)設(shè)置,在布局階段可以采用大格點(diǎn)進(jìn)行器件布局;對(duì)于IC、非定位接插件等大器件,可以選用50~100mil的格點(diǎn)精度進(jìn)行布局,而對(duì)于電阻電容和電感等無(wú)源小器件,可采用25mil的格點(diǎn)進(jìn)行布局。大格點(diǎn)的精度有利于器件的對(duì)齊和布局的美觀。PCB設(shè)計(jì)布局技巧在PCB的布局設(shè)計(jì)中要分析電路板的單元,依據(jù)起功能進(jìn)行布局設(shè)計(jì),對(duì)電路的全部元器件進(jìn)行布局時(shí),要符合以下原則:1、按照電路的流程安排各個(gè)功能電路單元的位置,使布局便于信號(hào)流通,并使信號(hào)盡可能保持一致的方向。2、以每個(gè)功能單元的核心元器件為中心,圍繞他來(lái)進(jìn)行布局。元器件應(yīng)均勻、整體、緊湊的排列在PCB上,盡量減少和縮短各元器件之間的引線(xiàn)和連接。3、在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應(yīng)盡可能使元器件并行排列,這樣不但美觀,而且裝旱容易,易于批量生產(chǎn)。
PCB設(shè)計(jì)是一個(gè)細(xì)致的工作,需要的就是細(xì)心和耐心。剛開(kāi)始做設(shè)計(jì)的新手經(jīng)常犯的錯(cuò)誤就是一些細(xì)節(jié)錯(cuò)誤。器件管腳弄錯(cuò)了,器件封裝用錯(cuò)了,管腳順序畫(huà)反了等等,有些可以通過(guò)飛線(xiàn)來(lái)解決,有些可能就讓一塊板子直接變成了廢品。畫(huà)封裝的時(shí)候多檢查一遍,投板之前把封裝打印出來(lái)和實(shí)際器件比一下,多看一眼,多檢查一遍不是強(qiáng)迫癥,只是讓這些容易犯的低級(jí)錯(cuò)誤盡量避免。否則設(shè)計(jì)的再好看的板子,上面布滿(mǎn)飛線(xiàn),也就遠(yuǎn)談不上優(yōu)秀了。(二) 學(xué)會(huì)設(shè)置規(guī)則其實(shí)現(xiàn)在不光高級(jí)的PCB設(shè)計(jì)軟件需要設(shè)置布線(xiàn)規(guī)則,一些簡(jiǎn)單易用的PCB工具同樣可以進(jìn)行規(guī)則設(shè)置。人腦畢竟不是機(jī)器,那就難免會(huì)有疏忽有失誤。所以把一些容易忽略的問(wèn)題設(shè)置到規(guī)則里面,讓電腦幫助我們檢查,盡量避免犯一些低級(jí)錯(cuò)誤。另外,完善的規(guī)則設(shè)置能更好的規(guī)范后面的工作。所謂磨刀不誤砍柴工,板子的規(guī)模越復(fù)雜規(guī)則設(shè)置的重要性越突出?,F(xiàn)在很多EDA工具都有自動(dòng)布線(xiàn)功能,如果規(guī)則設(shè)置足夠詳細(xì),讓工具自己幫你去設(shè)計(jì),你在一旁喝杯咖啡,不是更愜意的事情嗎?(三) 為別人考慮的越多,自己的工作越少在進(jìn)行PCB設(shè)計(jì)的時(shí)候,盡量多考慮一些最終使用者的需求。比如,如果設(shè)計(jì)的是一塊開(kāi)發(fā)板,那么在進(jìn)行PCB設(shè)計(jì)的時(shí)候就要考慮放置更多的絲印信息,這樣在使用的時(shí)候會(huì)更方便,不用來(lái)回的查找原理圖或者找設(shè)計(jì)人員支持了。如果設(shè)計(jì)的是一個(gè)量產(chǎn)產(chǎn)品,那么就要更多的考慮到生產(chǎn)線(xiàn)上會(huì)遇到的問(wèn)題,同類(lèi)型的器件盡量方向一致,器件間距是否合適,板子的工藝邊寬度等等。這些問(wèn)題考慮的越早,越不會(huì)影響后面的設(shè)計(jì),也可以減少后面支持的工作量和改板的次數(shù)。看上去開(kāi)始設(shè)計(jì)上用的時(shí)間增加了,實(shí)際上是減少了自己后續(xù)的工作量。在板子空間信號(hào)允許的情況下,盡量放置更多的測(cè)試點(diǎn),提高板子的可測(cè)性,這樣在后續(xù)調(diào)試階段同樣能節(jié)省更多的時(shí)間,給發(fā)現(xiàn)問(wèn)題提供更多的思路。