江蘇開發(fā)FPC柔性版從IC芯片的發(fā)展及封裝形式來看,芯片體積越來越小、引腳數(shù)越來越多;同時,由于近年來IC工藝的發(fā)展,使得其速度也越來越高。FPC柔性版生產(chǎn)廠這就帶來了一個問題,即電子設計的體積減小導致電路的布局布線密度變大,而同時信號的頻率還在提高,從而使得如何處理高速信號問題成為一個設計能否成功的關鍵因素。隨著電子系統(tǒng)中邏輯復雜度和時鐘頻率的迅速提高,信號邊沿不斷變陡,印刷電路板的線跡互連和板層特性對系統(tǒng)電氣性能的影響也越發(fā)重要。對于低頻設計,線跡互連和板層的影響可以不考慮,但當頻率超過50 MHz時,互連關系必須考慮,而在*定系統(tǒng)性能時還必須考慮印刷電路板板材的電參數(shù)。因此,高速系統(tǒng)的設計必須面對互連延遲引起的時序問題以及串擾、傳輸線效應等信號完整性(Signal Integrity,SI)問題。當硬件工作頻率增高后,每一根布線網(wǎng)絡上的傳輸線都可能成為發(fā)射天線,對其他電子設備產(chǎn)生電磁輻射或與其他設備相互干擾,從而使硬件時序邏輯產(chǎn)生混亂。電磁兼容性(Electromagnetic Compatibility,EMC)的標準提出了解決硬件實際布線網(wǎng)絡可能產(chǎn)生的電磁輻射干擾以及本身抵抗外部電磁干擾的基本要求。1 高速數(shù)字電路設計的幾個基本概念在高速數(shù)字電路中,由于串擾、反射、過沖、振蕩、地彈、偏移等信號完整性問題,本來在低速電路中無需考慮的因素在這里就顯得格外重要;另外,隨著現(xiàn)有電氣系統(tǒng)耦合結(jié)構(gòu)越來越復雜,電磁兼容性也變成了一個不能不考慮的問題。要解決高速電路設計的問題,首先需要真正明白高速信號的概念。高速不是就頻率的高低來說的,而是由信號的邊沿速度決定的,一般認為上升時間小于4倍信號傳輸延遲時可視為高速信號。即使在工作頻率不高的系統(tǒng)中,也會出現(xiàn)信號完整性的問題。這是由于隨著集成電路工藝的提高,所用器件I/O端口的信號邊沿比以前更陡更快,因此在工作時鐘不高的情況下也屬于高速器件,隨之帶來了信號完整性的種種問題。
Via hole導通孔起線路互相連結(jié)導通的作用,電子行業(yè)的發(fā)展,同時也促進PCB的發(fā)展,也對印制板制作工藝和表面貼裝技術提出更高要求。Via hole塞孔工藝應運而生,同時應滿足下列要求:(一)導通孔內(nèi)有銅即可,阻焊可塞可不塞;(二)導通孔內(nèi)必須有錫鉛,有一定的厚度要求(4微米),不得有阻焊油墨入孔,造成孔內(nèi)藏錫珠;(三)導通孔必須有阻焊油墨塞孔,不透光,不得有錫圈,錫珠以及平整等要求。隨著電子產(chǎn)品向“輕、薄、短、小”方向發(fā)展,PCB也向高密度、高難度發(fā)展,因此出現(xiàn)大量SMT、BGA的PCB,而客戶在貼裝元器件時要求塞孔,主要有五個作用:(一)防止PCB過波峰焊時錫從導通孔貫穿元件面造成短路;特別是我們把過孔放在BGA焊盤上時,就必須先做塞孔,再鍍金處理,便于BGA的焊接。(二)避免助焊劑殘留在導通孔內(nèi);(三)電子廠表面貼裝以及元件裝配完成后PCB在測試機上要吸真空形成負壓才完成:(四)防止表面錫膏流入孔內(nèi)造成虛焊,影響貼裝;
1. 從原理圖到PCB的設計流程建立元件參數(shù)——>輸入原理網(wǎng)表->設計參數(shù)設置->手工布局->手工布線->驗證設計——>復查->CAM輸出。2. 參數(shù)設置相鄰導線間距必須能滿足電氣安全要求,而且為了便于操作和生產(chǎn),間距也應盡量寬些。最小間距至少要能適合承受的電壓,在布線密度較低時,信號線的間距可適當?shù)丶哟?,對高、低電平懸殊的信號線應盡可能地短且加大間距,一般情況下將走線間距設為8mil。焊盤內(nèi)孔邊緣到印制板邊的距離要大于1mm,這樣可以避免加工時導致焊盤缺損。當與焊盤連接的走線較細時,要將焊盤與走線之間的連接設計成水滴狀,這樣的好處是焊盤不容易起皮,而是走線與焊盤不易斷開。3. 元器件布局實踐證明,即使電路原理圖設計正確,印制電路板設計不當,也會對電子設備的可靠性產(chǎn)生不利影響。例如,如果印制板兩條細平行線靠得很近,則會形成信號波形的延遲,在傳輸線的終端形成反射噪聲;由于電源、地線的考慮不周到而引起的干擾,會使產(chǎn)品的性能下降,因此,在設計印制電路板的時候,應注意采用正確的方法。每一個開關電源都有四個電流回路:◆ 電源開關交流回路◆ 輸出整流交流回路◆ 輸入信號源電流回路◆ 輸出負載電流回路輸入回路通過一個近似直流的電流對輸入電容充電,濾波電容主要起到一個寬帶儲能作用;類似地,輸出濾波電容也用來儲存來自輸出整流器的高頻能量,同時消除輸出負載回路的直流能量。所以,輸入和輸出濾波電容的接線端十分重要,輸入及輸出電流回路應分別只從濾波電容的接線端連接到電源;如果在輸入/輸出回路和電源開關/整流回路之間的連接無法與電容的接線端直接相連,交流能量將由輸入或輸出濾波電容并輻射到環(huán)境中去。電源開關交流回路和整流器的交流回路包含高幅梯形電流,這些電流中諧波成分很高,其頻率遠大于開關基頻,峰值幅度可高達持續(xù)輸入/輸出直流電流幅度的5倍,過渡時間通常約為50ns。這兩個回路最容易產(chǎn)生電磁干擾,因此必須在電源中其它印制線布線之前先布好這些交流回路,每個回路的三種主要的元件濾波電容、電源開關或整流器、電感或變壓器應彼此相鄰地進行放置,調(diào)整元件位置使它們之間的電流路徑盡可能短。
在高速設計中,可控阻抗板和線路的特性阻抗問題困擾著許多中國工程師。本文通過簡單而且直觀的方法介紹了特性阻抗的基本性質(zhì)、計算和測量方法。在高速設計中,可控阻抗板和線路的特性阻抗是最重要和最普遍的問題之一。首先了解一下傳輸線的定義:傳輸線由兩個具有一定長度的導體組成,一個導體用來發(fā)送信號,另一個用來接收信號(切記“回路”取代“地”的概念)。在一個多層板中,每一條線路都是傳輸線的組成部分,鄰近的參考平面可作為第二條線路或回路。一條線路成為“性能良好”傳輸線的關鍵是使它的特性阻抗在整個線路中保持恒定。線路板成為“可控阻抗板”的關鍵是使所有線路的特性阻抗?jié)M足一個規(guī)定值,通常在25歐姆和70歐姆之間。在多層線路板中,傳輸線性能良好的關鍵是使它的特性阻抗在整條線路中保持恒定。但是,究竟什么是特性阻抗?理解特性阻抗最簡單的方法是看信號在傳輸中碰到了什么。當沿著一條具有同樣橫截面?zhèn)鬏斁€移動時,這類似圖1所示的微波傳輸。假定把1伏特的電壓階梯波加到這條傳輸線中,如把1伏特的電池連接到傳輸線的前端(它位于發(fā)送線路和回路之間),一旦連接,這個電壓波信號沿著該線以光速傳播,它的速度通常約為6英寸/納秒。當然,這個信號確實是發(fā)送線路和回路之間的電壓差,它可以從發(fā)送線路的任何一點和回路的相臨點來衡量。圖2是該電壓信號的傳輸示意圖。Zen的方法是先“產(chǎn)生信號”,然后沿著這條傳輸線以6英寸/納秒的速度傳播。第Y個0.01納秒前進了0.06英寸,這時發(fā)送線路有多余的正電荷,而回路有多余的負電荷,正是這兩種電荷差維持著這兩個導體之間的1伏電壓差,而這兩個導體又組成了一個電容器。在下一個0.01納秒中,又要將一段0.06英寸傳輸線的電壓從0調(diào)整到1伏特,這必須加一些正電荷到發(fā)送線路,而加一些負電荷到接收線路。每移動0.06英寸,必須把更多的正電荷加到發(fā)送線路,而把更多的負電荷加到回路。每隔0.01納秒,必須對傳輸線路的另外一段進行充電,然后信號開始沿著這一段傳播。電荷來自傳輸線前端的電池,當沿著這條線移動時,就給傳輸線的連續(xù)部分充電,因而在發(fā)送線路和回路之間形成了1伏特的電壓差。每前進0.01納秒,就從電池中獲得一些電荷(±Q),恒定的時間間隔(±t)內(nèi)從電池中流出的恒定電量(±Q)就是一種恒定電流。流入回路的負電流實際上與流出的正電流相等,而且正好在信號波的前端,交流電流通過上、下線路組成的電容,結(jié)束整個循環(huán)過程。
在基于信號完整性計算機分析的PCB設計方法中,最為核心的部分就是PCB板級信號完整性模型的建立,這是與傳統(tǒng)的設計方法的區(qū)別之處。SI模型的正確性將決定設計的正確性,而SI模型的可建立性則決定了這種設計方法的可行性。目前構(gòu)成器件模型的方法有兩種:一種是從元器件的電學工作特性出發(fā),把元器件看成‘黑盒子’,測量其端口的電氣特性,提取器件模型,而不涉及器件的工作原理,稱為行為級模型。這種模型的代表是IBIS模型和S參數(shù)。其優(yōu)點是建模和使用簡單方便,節(jié)約資源,適用范圍廣泛,特別是在高頻、非線性、大功率的情況下行為級模型是一個選擇。缺點是精度較差,一致性不能保證,受測試技術和精度的影響。另一種是以元器件的工作原理為基礎,從元器件的數(shù)學方程式出發(fā),得到的器件模型及模型參數(shù)與器件的物理工作原理有密切的關系。SPICE 模型是這種模型中應用最廣泛的一種。其優(yōu)點是精度較高,特別是隨著建模手段的發(fā)展和半導體工藝的進步和規(guī)范,人們已可以在多種級別上提供這種模型,滿足不同的精度需要。缺點是模型復雜,計算時間長。一般驅(qū)動器和接收器的模型由器件廠商提供,傳輸線的模型通常從場分析器中提取,封裝和連接器的模型即可以由場分析器提取,又可以由制造廠商提供。在電子設計中已經(jīng)有多種可以用于PCB板級信號完整性分析的模型,其中最為常用的有三種,分別是SPICE、IBIS和Verilog-AMS、VHDL-AMS。