重慶貼片SMT1. 如果是人工焊接,要養(yǎng)成好的習(xí)慣,首先,焊接前要目視檢查一遍PCB板,并用萬(wàn)用表檢查關(guān)鍵電路(特別是電源與地)是否短路;其次,貼片SMT加工廠每次焊接完一個(gè)芯片就用萬(wàn)用表測(cè)一下電源和地是否短路;此外,焊接時(shí)不要亂甩烙鐵,如果把焊錫甩到芯片的焊腳上(特別是表貼元件),就不容易查到。2. 在計(jì)算機(jī)上打開(kāi)PCB圖,點(diǎn)亮短路的網(wǎng)絡(luò),看什么地方離的最近,最容易被連到一塊。特別要注意IC內(nèi)部短路。3. 發(fā)現(xiàn)有短路現(xiàn)象。拿一塊板來(lái)割線(特別適合單/雙層板),割線后將每部分功能塊分別通電,一部分一部分排除。4. 使用短路定位分析儀,如:新加坡PROTEQ CB2000短路追蹤儀,香港靈智科技QT50短路追蹤儀,英國(guó)POLAR ToneOhm950多層板路短路探測(cè)儀等等。5. 如果有BGA芯片,由于所有焊點(diǎn)被芯片覆蓋看不見(jiàn),而且又是多層板(4層以上),因此最好在設(shè)計(jì)時(shí)將每個(gè)芯片的電源分割開(kāi),用磁珠或0歐電阻連接,這樣出現(xiàn)電源與地短路時(shí),斷開(kāi)磁珠檢測(cè),很容易定位到某一芯片。由于BGA的焊接難度大,如果不是機(jī)器自動(dòng)焊接,稍不注意就會(huì)把相鄰的電源與地兩個(gè)焊球短路。
在基于信號(hào)完整性計(jì)算機(jī)分析的PCB設(shè)計(jì)方法中,最為核心的部分就是PCB板級(jí)信號(hào)完整性模型的建立,這是與傳統(tǒng)的設(shè)計(jì)方法的區(qū)別之處。SI模型的正確性將決定設(shè)計(jì)的正確性,而SI模型的可建立性則決定了這種設(shè)計(jì)方法的可行性。目前構(gòu)成器件模型的方法有兩種:一種是從元器件的電學(xué)工作特性出發(fā),把元器件看成‘黑盒子’,測(cè)量其端口的電氣特性,提取器件模型,而不涉及器件的工作原理,稱為行為級(jí)模型。這種模型的代表是IBIS模型和S參數(shù)。其優(yōu)點(diǎn)是建模和使用簡(jiǎn)單方便,節(jié)約資源,適用范圍廣泛,特別是在高頻、非線性、大功率的情況下行為級(jí)模型是一個(gè)選擇。缺點(diǎn)是精度較差,一致性不能保證,受測(cè)試技術(shù)和精度的影響。另一種是以元器件的工作原理為基礎(chǔ),從元器件的數(shù)學(xué)方程式出發(fā),得到的器件模型及模型參數(shù)與器件的物理工作原理有密切的關(guān)系。SPICE 模型是這種模型中應(yīng)用最廣泛的一種。其優(yōu)點(diǎn)是精度較高,特別是隨著建模手段的發(fā)展和半導(dǎo)體工藝的進(jìn)步和規(guī)范,人們已可以在多種級(jí)別上提供這種模型,滿足不同的精度需要。缺點(diǎn)是模型復(fù)雜,計(jì)算時(shí)間長(zhǎng)。一般驅(qū)動(dòng)器和接收器的模型由器件廠商提供,傳輸線的模型通常從場(chǎng)分析器中提取,封裝和連接器的模型即可以由場(chǎng)分析器提取,又可以由制造廠商提供。在電子設(shè)計(jì)中已經(jīng)有多種可以用于PCB板級(jí)信號(hào)完整性分析的模型,其中最為常用的有三種,分別是SPICE、IBIS和Verilog-AMS、VHDL-AMS。
PCB設(shè)計(jì)是一個(gè)細(xì)致的工作,需要的就是細(xì)心和耐心。剛開(kāi)始做設(shè)計(jì)的新手經(jīng)常犯的錯(cuò)誤就是一些細(xì)節(jié)錯(cuò)誤。器件管腳弄錯(cuò)了,器件封裝用錯(cuò)了,管腳順序畫(huà)反了等等,有些可以通過(guò)飛線來(lái)解決,有些可能就讓一塊板子直接變成了廢品。畫(huà)封裝的時(shí)候多檢查一遍,投板之前把封裝打印出來(lái)和實(shí)際器件比一下,多看一眼,多檢查一遍不是強(qiáng)迫癥,只是讓這些容易犯的低級(jí)錯(cuò)誤盡量避免。否則設(shè)計(jì)的再好看的板子,上面布滿飛線,也就遠(yuǎn)談不上優(yōu)秀了。(二) 學(xué)會(huì)設(shè)置規(guī)則其實(shí)現(xiàn)在不光高級(jí)的PCB設(shè)計(jì)軟件需要設(shè)置布線規(guī)則,一些簡(jiǎn)單易用的PCB工具同樣可以進(jìn)行規(guī)則設(shè)置。人腦畢竟不是機(jī)器,那就難免會(huì)有疏忽有失誤。所以把一些容易忽略的問(wèn)題設(shè)置到規(guī)則里面,讓電腦幫助我們檢查,盡量避免犯一些低級(jí)錯(cuò)誤。另外,完善的規(guī)則設(shè)置能更好的規(guī)范后面的工作。所謂磨刀不誤砍柴工,板子的規(guī)模越復(fù)雜規(guī)則設(shè)置的重要性越突出?,F(xiàn)在很多EDA工具都有自動(dòng)布線功能,如果規(guī)則設(shè)置足夠詳細(xì),讓工具自己幫你去設(shè)計(jì),你在一旁喝杯咖啡,不是更愜意的事情嗎?(三) 為別人考慮的越多,自己的工作越少在進(jìn)行PCB設(shè)計(jì)的時(shí)候,盡量多考慮一些最終使用者的需求。比如,如果設(shè)計(jì)的是一塊開(kāi)發(fā)板,那么在進(jìn)行PCB設(shè)計(jì)的時(shí)候就要考慮放置更多的絲印信息,這樣在使用的時(shí)候會(huì)更方便,不用來(lái)回的查找原理圖或者找設(shè)計(jì)人員支持了。如果設(shè)計(jì)的是一個(gè)量產(chǎn)產(chǎn)品,那么就要更多的考慮到生產(chǎn)線上會(huì)遇到的問(wèn)題,同類型的器件盡量方向一致,器件間距是否合適,板子的工藝邊寬度等等。這些問(wèn)題考慮的越早,越不會(huì)影響后面的設(shè)計(jì),也可以減少后面支持的工作量和改板的次數(shù)。看上去開(kāi)始設(shè)計(jì)上用的時(shí)間增加了,實(shí)際上是減少了自己后續(xù)的工作量。在板子空間信號(hào)允許的情況下,盡量放置更多的測(cè)試點(diǎn),提高板子的可測(cè)性,這樣在后續(xù)調(diào)試階段同樣能節(jié)省更多的時(shí)間,給發(fā)現(xiàn)問(wèn)題提供更多的思路。
大量涉及蝕刻面的質(zhì)量問(wèn)題都集中在上板面被蝕刻的部分,而這些問(wèn)題來(lái)自于蝕刻劑所產(chǎn)生的膠狀板結(jié)物的影響。對(duì)這一點(diǎn)的了解是十分重要的,因膠狀板結(jié)物堆積在銅表面上。一方面會(huì)影響噴射力,另一方面會(huì)阻檔了新鮮蝕刻液的補(bǔ)充,使蝕刻的速度被降低。正因膠狀板結(jié)物的形成和堆積,使得基板上下面的圖形的蝕刻程度不同,先進(jìn)入的基板因堆積尚未形成,蝕刻速度較快, 故容易被徹底地蝕刻或造成過(guò)腐蝕,而后進(jìn)入的基板因堆積已形成,而減慢了蝕刻的速度。蝕刻設(shè)備的維護(hù)維護(hù)蝕刻設(shè)備的最關(guān)鍵因素就是要保證噴嘴的高清潔度及無(wú)阻塞物,使噴嘴能暢順地噴射。阻塞物或結(jié)渣會(huì)使噴射時(shí)產(chǎn)生壓力作用,沖擊板面。而噴嘴不清潔,則會(huì)造成蝕刻不均勻而使整塊電路板報(bào)廢。明顯地,設(shè)備的維護(hù)就是更換破損件和磨損件,因噴嘴同樣存在著磨損的問(wèn)題,所以更換時(shí)應(yīng)包括噴嘴。此外,更為關(guān)鍵的問(wèn)題是要保持蝕刻機(jī)沒(méi)有結(jié)渣,因很多時(shí)結(jié)渣堆積過(guò)多會(huì)對(duì)蝕刻液的化學(xué)平衡產(chǎn)生影響。同樣地,如果蝕刻液出現(xiàn)化學(xué)不平衡,結(jié)渣的情況就會(huì)愈加嚴(yán)重。蝕刻液突然出現(xiàn)大量結(jié)渣時(shí),通常是一個(gè)信號(hào),表示溶液的平衡出現(xiàn)了問(wèn)題,這時(shí)應(yīng)使用較強(qiáng)的鹽酸作適當(dāng)?shù)那鍧嵒驅(qū)θ芤哼M(jìn)行補(bǔ)加。
(一) 畫(huà)好原理圖很多工程師都覺(jué)得layout工作更重要一些,原理圖就是為了生成網(wǎng)表方便PCB做檢查用的。其實(shí),在后續(xù)電路調(diào)試過(guò)程中原理圖的作用會(huì)更大一些。無(wú)論是查找問(wèn)題還是和同事交流,還是原理圖更直觀更方便。另外養(yǎng)成在原理圖中做標(biāo)注的習(xí)慣,把各部分電路在layout的時(shí)候要注意到的問(wèn)題標(biāo)注在原理圖上,對(duì)自己或者對(duì)別人都是一個(gè)很好的提醒。層次化原理圖,把不同功能不同模塊的電路分成不同的頁(yè),這樣無(wú)論是讀圖還是以后重復(fù)使用都能明顯的減少工作量。使用成熟的設(shè)計(jì)總是要比設(shè)計(jì)新電路的風(fēng)險(xiǎn)小。每次看到把所有電路都放在一張圖紙上,一片密密麻麻的器件,腦袋就能大一圈。(二) 好好進(jìn)行電路布局心急的工程師畫(huà)完原理圖,把網(wǎng)表導(dǎo)入PCB后就迫不及待的把器件放好,開(kāi)始拉線。其實(shí)一個(gè)好的PCB布局能讓你后面的拉線工作變得簡(jiǎn)單,讓你的PCB工作的更好。每一塊板子都會(huì)有一個(gè)信號(hào)路徑,PCB布局也應(yīng)該盡量遵循這個(gè)信號(hào)路徑,讓信號(hào)在板子上可以順暢的傳輸,人們都不喜歡走迷宮,信號(hào)也一樣。如果原理圖是按照模塊設(shè)計(jì)的,PCB也一樣可以。按照不同的功能模塊可以把板子劃分為若干區(qū)域。模擬數(shù)字分開(kāi),電源信號(hào)分開(kāi),發(fā)熱器件和易感器件分開(kāi),體積較大的器件不要太靠近板邊,注意射頻信號(hào)的屏蔽等等……多花一分的時(shí)間去優(yōu)化PCB的布局,就能在拉線的時(shí)候節(jié)省更多的時(shí)間。
線路板打樣本身的基板是由隔熱、并不易彎曲的材質(zhì)所制作成。在表層能夠看到的很小線路材料是銅箔,原本銅箔是覆蓋在整個(gè)線路板板上的,并且在生產(chǎn)過(guò)程中部份被蝕刻掉,留下來(lái)的就變成網(wǎng)狀的細(xì)小線路了。這些線路被稱作導(dǎo)線或稱布線,用來(lái)提供線路板上零件的電路連接。通常PCB板的顏色都是棕色或是綠色,這是阻焊漆的顏色。是絕緣的防護(hù)層,可以保護(hù)銅線,也可以防止零件被焊到錯(cuò)誤的地方?,F(xiàn)在顯卡和主板上都是多層板,很大程度上可以增加布線的面積。多層板用上了更多單或雙面的布線板,并在每層板間放進(jìn)一層絕緣層后壓合。PCB板的層數(shù)就代表了有幾層獨(dú)立的布線層,通常層數(shù)都是偶數(shù),并且包含最外側(cè)的兩層,常見(jiàn)的PCB板一般是4~8層的結(jié)構(gòu)。很多PCB板的層數(shù)可以通過(guò)觀看PCB板的切面看出來(lái)。但實(shí)際上,沒(méi)有人能有這么好的眼力。所以,下面再教大家一種方法。多層板打樣的電路連接是通過(guò)埋孔和盲孔技術(shù),主板和顯示卡大多使用4層的PCB板,也有些是采用6、8層,甚至10層的PCB板。要想看出是PCB有多少層,通過(guò)觀察導(dǎo)孔就可以辯識(shí),因?yàn)樵谥靼搴惋@示卡上使用的4層板是第1、第4層走線,其他幾層另有用途(地線和電源)。所以,同雙層板一樣,導(dǎo)孔會(huì)打穿PCB板。如果有的導(dǎo)孔在PCB板正面出現(xiàn),卻在反面找不到,那么就一定是6/8層板了。如果PCB板的正反面都能找到相同的導(dǎo)孔,自然就是4層板了。把主板對(duì)著有光處,看到導(dǎo)孔的位置,如果能透光,這就是8/6層板,否就是四層板.