在基于信號完整性計算機分析的PCB設(shè)計方法中,最為核心的部分就是PCB板級信號完整性模型的建立,這是與傳統(tǒng)的設(shè)計方法的區(qū)別之處。SI模型的正確性將決定設(shè)計的正確性,而SI模型的可建立性則決定了這種設(shè)計方法的可行性。目前構(gòu)成器件模型的方法有兩種:一種是從元器件的電學工作特性出發(fā),把元器件看成‘黑盒子’,測量其端口的電氣特性,提取器件模型,而不涉及器件的工作原理,稱為行為級模型。這種模型的代表是IBIS模型和S參數(shù)。其優(yōu)點是建模和使用簡單方便,節(jié)約資源,適用范圍廣泛,特別是在高頻、非線性、大功率的情況下行為級模型是一個選擇。缺點是精度較差,一致性不能保證,受測試技術(shù)和精度的影響。另一種是以元器件的工作原理為基礎(chǔ),從元器件的數(shù)學方程式出發(fā),得到的器件模型及模型參數(shù)與器件的物理工作原理有密切的關(guān)系。SPICE 模型是這種模型中應(yīng)用最廣泛的一種。其優(yōu)點是精度較高,特別是隨著建模手段的發(fā)展和半導(dǎo)體工藝的進步和規(guī)范,人們已可以在多種級別上提供這種模型,滿足不同的精度需要。缺點是模型復(fù)雜,計算時間長。一般驅(qū)動器和接收器的模型由器件廠商提供,傳輸線的模型通常從場分析器中提取,封裝和連接器的模型即可以由場分析器提取,又可以由制造廠商提供。在電子設(shè)計中已經(jīng)有多種可以用于PCB板級信號完整性分析的模型,其中最為常用的有三種,分別是SPICE、IBIS和Verilog-AMS、VHDL-AMS。
1.寄生電容過孔本身存在著對地或電源的寄生電容,如果已知過孔在內(nèi)層上的隔離孔直徑為D2;過孔焊盤的直徑為D1;PCB的厚度為T;板基材的相對介電常數(shù)為ε;過孔的寄生電容延Κ了電路中信號的上升時問,降低了電路的速度。如果一塊厚度為25mil的PCB,使用內(nèi)徑為10mil,焊盤直徑為20mil的過孔,內(nèi)層電氣間隙寬度為32mil時,可以通過上面的公式近似算出過孔的寄生電容大致為0.259 pF。如果走線的特性阻抗為30Ω,則該寄生電容引起的信號上升時間延長量。系數(shù)1/2是因為過孔在走線的中途。從這些數(shù)值可以看出,盡管單個過孔的寄生電容引起的上升沿變緩的效用不是很明顯,但是如果走線中多次使用過孔進行層間的切換,設(shè)計者還是要慎重考慮的。2.寄生電感過孔還具有與其高度和直徑直接相關(guān)的串聯(lián)寄生電感。若九是過孔的高度;d是中心鉆孔的直徑;則過孔的寄生電感L近似為在高速數(shù)字電路的設(shè)計中,寄生電感帶來的危害超過寄生電容的影響。過孔的寄生串聯(lián)電感會削弱旁路電容在電源或地平面濾除噪聲的作用,減弱整個電源系統(tǒng)的濾波效用c因此旁路和去耦電容的過孔應(yīng)該盡可能短,以使其電感值最小。通過上面對過孔寄生特性的分析,為了減小過孔的寄生效應(yīng)帶來的不利影響,在進行高速PCB設(shè)計時應(yīng)盡量做到:· 盡量減少過孔,尤其是時鐘信號走線;· 使用較薄的PCB有利于減小過孔的兩種寄生參數(shù);· 過孔阻抗應(yīng)該盡可能與其連接的走線的阻抗相匹配,以便減小信號的反射;
專業(yè)線路板印制1.布局首先,要考慮PCB尺寸大小。PCB尺寸過大時,印制線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,線路板印制生產(chǎn)商則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后.再確定特殊元件的位置。最后,根據(jù)電路的功能單元,對電路的全部元器件進行布局。在確定特殊元件的位置時要遵守以下原則:(1)盡可能縮短高頻元器件之間的連線,設(shè)法減少它們的分布參數(shù)和相互間的電磁干擾。易受干擾的元器件不能相互挨得太近,輸入和輸出元件應(yīng)盡量遠離。(2)某些元器件或?qū)Ь€之間可能有較高的電位差,應(yīng)加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應(yīng)盡量布置在調(diào)試時手不易觸及的地方。(3)應(yīng)留出印制扳定位孔及固定支架所占用的位置。根據(jù)電路的功能單元.對電路的全部元器件進行布局時,要符合以下原則:(1)按照電路的流程安排各個功能電路單元的位置,使布局便于信號流通,并使信號盡可能保持一致的方向。(2)以每個功能電路的核心元件為中心,圍繞它來進行布局。元器件應(yīng)均勻、整齊、緊湊地排列在PCB上.盡量減少和縮短各元器件之間的引線和連接。(3)在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應(yīng)盡可能使元器件平行排列。這樣,不但美觀.而且裝焊容易.易于批量生產(chǎn)。(4)位于電路板邊緣的元器件,離電路板邊緣一般不小于2mm。電路板的最佳形狀為矩形。
日常維護與保養(yǎng)方法1、槽體的維護與保養(yǎng)垂直電鍍線與水平電鍍線的主要區(qū)別在于電路板的運送方式不同,而對于槽體的維護及保養(yǎng)方法本質(zhì)上相差不大。7d要對各水洗槽進行一次清洗對酸洗槽,進行一次清洗并更換其槽液;對槽體內(nèi)的噴淋裝置進行一次檢查,查看有無出現(xiàn)阻塞情況,對出現(xiàn)阻塞情況的要及時進行疏通;對鍍銅槽、鍍錫槽上的導(dǎo)電支座及陽極與火線接觸位,進行一次清潔清潔時可用抹布擦拭及砂紙進行打磨;對鍍銅槽、鍍錫槽的鈦籃、錫條籃進行一次檢查,更換爛的鈦籃袋、錫條籃,并添加銅球、錫條,在7d添加完銅球、錫條后,須對電鍍銅槽、電鍍錫槽進行電解。7d還要使用高、低電流方式進行試生產(chǎn),使新添加銅球、錫條完后,生產(chǎn)的性能穩(wěn)定后再進行生產(chǎn)。每90要對銅球及陽極袋進行一次清洗。每120~150d使用活性碳對槽液進行一次過濾清潔,濾去槽液中的雜質(zhì),對錫槽進行一次清洗。2、垂直電鍍線振動機構(gòu)的維護與保養(yǎng)在垂直電鍍上,為保證電鍍時面銅的均勻性及孔銅的效果,會對板進行振動搖擺,槽體上會有振動搖擺機構(gòu)。30d要對減速機進行檢查,看其是否運轉(zhuǎn)正常,檢查其緊固性;要檢查震動安裝馬達螺栓的緊固性;檢查震動橡膠的磨損情況,對于磨損比較嚴重的,要進行及時的更換。180d對接線盒內(nèi)的電源線接觸情形進行檢查,對出現(xiàn)接頭松動要及時加以緊固,對電線絕緣層熔化或老化的電源線,要及時進行更換電源線,保證電源線之間的絕緣性;要對振動機構(gòu)上的所有軸承進行一次檢查,上一次潤滑脂,對嚴重磨損的軸承要進行及時的更換。3、垂直電鍍線行車的維護與保養(yǎng)垂直電鍍線是采用行車、掛具對電路板進行傳送。每周要對吊車及掛具進行一次清潔(行車及掛具不用拆卸),使其外觀保持整潔,清潔時可使用抹布抹洗,并使用砂紙打磨。30d對掛具進行一次檢查,查看掛具的破損情況;對行車的電機及減速機進行一次檢查和維護,查看其整個傳動裝置,保證其正常運行。180d對行車及掛具進行一次深入的清潔及保養(yǎng),要將掛具從行車上拆卸下來進行清潔。
PCB上的任何一條走線在通過高頻信號的情況下都會對該信號造成時延時,蛇形走線的主要作用是補償“同一組相關(guān)”信號線中延時較小的部分,這些部分通常是沒有或比其它信號少通過另外的邏輯處理;最典型的就是時鐘線,通常它不需經(jīng)過任何其它邏輯處理,因而其延時會小于其它相關(guān)信號。高速數(shù)字PCB板的等線長是為了使各信號的延遲差保持在一個范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)的有效性(延遲差超過一個時鐘周期時會錯讀下一周期的數(shù)據(jù)),一般要求延遲差不超過1/4時鐘周期,單位長度的線延遲差也是固定的,延遲跟線寬,線長,銅厚,板層結(jié)構(gòu)有關(guān),但線過長會增大分布電容和分布電感,使信號質(zhì)量,所以時鐘IC引腳一般都接RC端接,但蛇形走線并非起電感的作用,相反的,電感會使信號中的上升元中的高次諧波相移,造成信號質(zhì)量惡化,所以要求蛇形線間距最少是線寬的兩倍,信號的上升時間越小就越易受分布電容和分布電感的影響.因為應(yīng)用場合不同具不同的作用,如果蛇形走線在電腦板中出現(xiàn),其主要起到一個濾波電感的作用,提高電路的抗干擾能力,電腦主機板中的蛇形走線,主要用在一些時鐘信號中,如CIClk,AGPClk,它的作用有兩點:1、阻抗匹配2、濾波電感。對一些重要信號,如INTEL HUB架構(gòu)中的HUBLink,一共13根,跑233MHz,要求必須嚴格等長,以消除時滯造成的隱患,繞線是解決辦法。一般來講,蛇形走線的線距>=2倍的線寬。PCI板上的蛇行線就是為了適應(yīng)PCI33MHzClock的線長要求。若在一般普通PCB板中,是一個分布參數(shù)的 LC濾波器,還可作為收音機天線的電感線圈,短而窄的蛇形走線可做保險絲等等.