(一) 細節(jié)決定成敗PCB設(shè)計是一個細致的工作,需要的就是細心和耐心。剛開始做設(shè)計的新手經(jīng)常犯的錯誤就是一些細節(jié)錯誤。器件管腳弄錯了,器件封裝用錯了,管腳順序畫反了等等,有些可以通過飛線來解決,有些可能就讓一塊板子直接變成了廢品。畫封裝的時候多檢查一遍,投板之前把封裝打印出來和實際器件比一下,多看一眼,多檢查一遍不是強迫癥,只是讓這些容易犯的低級錯誤盡量避免。否則設(shè)計的再好看的板子,上面布滿飛線,也就遠談不上優(yōu)秀了。(二) 學會設(shè)置規(guī)則其實現(xiàn)在不光高級的PCB設(shè)計軟件需要設(shè)置布線規(guī)則,一些簡單易用的PCB工具同樣可以進行規(guī)則設(shè)置。人腦畢竟不是機器,那就難免會有疏忽有失誤。所以把一些容易忽略的問題設(shè)置到規(guī)則里面,讓電腦幫助我們檢查,盡量避免犯一些低級錯誤。另外,完善的規(guī)則設(shè)置能更好的規(guī)范后面的工作。所謂磨刀不誤砍柴工,板子的規(guī)模越復雜規(guī)則設(shè)置的重要性越突出?,F(xiàn)在很多EDA工具都有自動布線功能,如果規(guī)則設(shè)置足夠詳細,讓工具自己幫你去設(shè)計,你在一旁喝杯咖啡,不是更愜意的事情嗎?(三) 為別人考慮的越多,自己的工作越少在進行PCB設(shè)計的時候,盡量多考慮一些最終使用者的需求。比如,如果設(shè)計的是一塊開發(fā)板,那么在進行PCB設(shè)計的時候就要考慮放置更多的絲印信息,這樣在使用的時候會更方便,不用來回的查找原理圖或者找設(shè)計人員支持了。如果設(shè)計的是一個量產(chǎn)產(chǎn)品,那么就要更多的考慮到生產(chǎn)線上會遇到的問題,同類型的器件盡量方向一致,器件間距是否合適,板子的工藝邊寬度等等。這些問題考慮的越早,越不會影響后面的設(shè)計,也可以減少后面支持的工作量和改板的次數(shù)??瓷先ラ_始設(shè)計上用的時間增加了,實際上是減少了自己后續(xù)的工作量。在板子空間信號允許的情況下,盡量放置更多的測試點,提高板子的可測性,這樣在后續(xù)調(diào)試階段同樣能節(jié)省更多的時間,給發(fā)現(xiàn)問題提供更多的思路。(四) 畫好原理圖很多工程師都覺得layout工作更重要一些,原理圖就是為了生成網(wǎng)表方便PCB做檢查用的。其實,在后續(xù)電路調(diào)試過程中原理圖的作用會更大一些。無論是查找問題還是和同事交流,還是原理圖更直觀更方便。另外養(yǎng)成在原理圖中做標注的習慣,把各部分電路在layout的時候要注意到的問題標注在原理圖上,對自己或者對別人都是一個很好的提醒。層次化原理圖,把不同功能不同模塊的電路分成不同的頁,這樣無論是讀圖還是以后重復使用都能明顯的減少工作量。使用成熟的設(shè)計總是要比設(shè)計新電路的風險小。每次看到把所有電路都放在一張圖紙上,一片密密麻麻的器件,腦袋就能大一圈。
吉林廠家線路板貼片PCB上的任何一條走線在通過高頻信號的情況下都會對該信號造成時延時,蛇形走線的主要作用是補償“同一組相關(guān)”信號線中延時較小的部分,線路板貼片生產(chǎn)廠這些部分通常是沒有或比其它信號少通過另外的邏輯處理;最典型的就是時鐘線,通常它不需經(jīng)過任何其它邏輯處理,因而其延時會小于其它相關(guān)信號。高速數(shù)字PCB板的等線長是為了使各信號的延遲差保持在一個范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)的有效性(延遲差超過一個時鐘周期時會錯讀下一周期的數(shù)據(jù)),一般要求延遲差不超過1/4時鐘周期,單位長度的線延遲差也是固定的,延遲跟線寬,線長,銅厚,板層結(jié)構(gòu)有關(guān),但線過長會增大分布電容和分布電感,使信號質(zhì)量,所以時鐘IC引腳一般都接RC端接,但蛇形走線并非起電感的作用,相反的,電感會使信號中的上升元中的高次諧波相移,造成信號質(zhì)量惡化,所以要求蛇形線間距最少是線寬的兩倍,信號的上升時間越小就越易受分布電容和分布電感的影響.因為應用場合不同具不同的作用,如果蛇形走線在電腦板中出現(xiàn),其主要起到一個濾波電感的作用,提高電路的抗干擾能力,電腦主機板中的蛇形走線,主要用在一些時鐘信號中,如CIClk,AGPClk,它的作用有兩點:1、阻抗匹配2、濾波電感。對一些重要信號,如INTEL HUB架構(gòu)中的HUBLink,一共13根,跑233MHz,要求必須嚴格等長,以消除時滯造成的隱患,繞線是解決辦法。一般來講,蛇形走線的線距>=2倍的線寬。PCI板上的蛇行線就是為了適應PCI33MHzClock的線長要求。若在一般普通PCB板中,是一個分布參數(shù)的 LC濾波器,還可作為收音機天線的電感線圈,短而窄的蛇形走線可做保險絲等等.
如果阻抗變化只發(fā)生一次,例如線寬從8mil變到6mil后,一直保持6mil寬度這種情況,要達到突變處信號反射噪聲不超過電壓擺幅的5%這一噪聲預算要求,阻抗變化必須小于10%。這有時很難做到,以 FR4板材上微帶線的情況為例,我們計算一下。如果線寬8mil,線條和參考平面之間的厚度為4mil,特性阻抗為46.5歐姆。線寬變化到6mil后特性阻抗變成54.2歐姆,阻抗變化率達到了20%。反射信號的幅度必然超標。至于對信號造成多大影響,還和信號上升時間和驅(qū)動端到反射點處信號的時延有關(guān)。但至少這是一個潛在的問題點。幸運的是這時可以通過阻抗匹配端接解決問題。如果阻抗變化發(fā)生兩次,例如線寬從8mil變到6mil后,拉出2cm后又變回8mil。那么在2cm長6mil寬線條的兩個端點處都會發(fā)生反射,一次是阻抗變大,發(fā)生正反射,接著阻抗變小,發(fā)生負反射。如果兩次反射間隔時間足夠短,兩次反射就有可能相互抵消,從而減小影響。假設(shè)傳輸信號為1V,第Y次正反射有0.2V被反射,1.2V繼續(xù)向前傳輸,第二次反射有 -0.2*1.2 = 0.24v被反射回。再假設(shè)6mil線長度極短,兩次反射幾乎同時發(fā)生,那么總的反射電壓只有0.04V,小于5%這一噪聲預算要求。因此,這種反射是否影響信號,有多大影響,和阻抗變化處的時延以及信號上升時間有關(guān)。研究及實驗表明,只要阻抗變化處的時延小于信號上升時間的20%,反射信號就不會造成問題。如果信號上升時間為1ns,那么阻抗變化處的時延小于0.2ns對應1.2英寸,反射就不會產(chǎn)生問題。也就是說,對于本例情況,6mil寬走線的長度只要小于3cm就不會有問題。
1、PTH造成的孔壁鍍層空洞PTH造成的孔壁鍍層空洞主要是點狀的或環(huán)狀的空洞,具體產(chǎn)生的原因如下:(1)沉銅缸銅含量、氫氧化鈉與甲醛的濃度銅缸的溶液濃度是首先要考慮的。一般來說,銅含量、氫氧化鈉與甲醛的濃度是成比例的,當其中的任何一種含量低于標準數(shù)值的10%時都會破壞化學反應的平衡,造成化學銅沉積不良,出現(xiàn)點狀的空洞。所以優(yōu)先考慮調(diào)整銅缸的各藥水參數(shù)。(2)槽液的溫度槽液的溫度對溶液的活性也存在著重要的影響。在各溶液中一般都會有溫度的要求,其中有些是要嚴格控制的。所以對槽液的溫度也要隨時關(guān)注。(3)活化液的控制二價錫離子偏低會造成膠體鈀的分解,影響鈀的吸附,但只要對活化液定時的進行添加補充,不會造成大的問題?;罨嚎刂频闹攸c是不能用空氣攪拌,空氣中的氧會氧化二價錫離子,同時也不能有水進入,會造成SnCl2的水解。(4)清洗的溫度清洗的溫度常常被人忽視,清洗的最佳溫度是在20℃以上,若低于15℃就會影響清洗的效果。在冬季的時候,水溫會變的很低,尤其是在北方。由于水洗的溫度低,板子在清洗后的溫度也會變的很低,在進入銅缸后板子的溫度不能立刻升上來,會因為錯過了銅沉積的黃金時間而影響沉積的效果。所以在環(huán)境溫度較低的地方,也要注意清洗水的溫度。(5)整孔劑的使用溫度、濃度與時間藥液的溫度有著較嚴格的要求,過高的溫度會造成整孔劑的分解,使整孔劑的濃度變低,影響整孔的效果,其明顯的特征是在孔內(nèi)的玻璃纖維布處出現(xiàn)點狀空洞。只有藥液的溫度、濃度與時間妥善的配合,才能得到良好的整孔效果,同時又能節(jié)約成本。藥液中不斷累積的銅離子濃度,也必須嚴格控制。(6)還原劑的使用溫度、濃度與時間還原的作用是去除去鉆污后殘留的錳酸鉀和高錳酸鉀,藥液相關(guān)參數(shù)的失控都會影響其作用,其明顯的特征是在孔內(nèi)的樹脂處出現(xiàn)點狀空洞。(7)震蕩器和搖擺
一.PCB高頻板的定義高頻板是指電磁頻率較高的特種線路板,用于高頻率(頻率大于300MHZ或者波長小于1米)與微波(頻率大于3GHZ或者波長小于0.1米)領(lǐng)域的PCB,是在微波基材覆銅板上利用普通剛性線路板制造方法的部分工序或者采用特殊處理方法而生產(chǎn)的電路板。一般來說,高頻板可定義為頻率在1GHz以上線路板。隨著科學技術(shù)的快速發(fā)展,越來越多的設(shè)備設(shè)計是在微波頻段(>1GHZ)甚至與毫米波領(lǐng)域(30GHZ)以上的應用,這也意味著頻率越來越高,對線路板的基材的要求也越來越高。比如說基板材料需要具有優(yōu)良的電性能,良好的化學穩(wěn)定性,隨電源信號頻率的增加在基材上的損失要求非常小,所以高頻板材的重要性就凸現(xiàn)出來了。二.PCB高頻板應用領(lǐng)域2.1移動通訊產(chǎn)品2.2功放、低噪聲放大器等2.3功分器、耦和器、雙工器、濾波器等無源器件2.4汽車防碰撞系統(tǒng)、衛(wèi)星系統(tǒng)、無線電系統(tǒng)等領(lǐng)域。電子設(shè)備高頻化是發(fā)展趨勢。三.高頻板的分類3.1粉末陶瓷填充熱固性材料A、生產(chǎn)廠家:Rogers公司的4350B/4003CArlon公司的25N/25FRTaconic公司的TLG系列B、加工方法:和環(huán)氧樹脂/玻璃編織布(FR4)類似的加工流程,只是板材比較脆,容易斷板,鉆孔和鑼板時鉆咀和鑼刀壽命要減少20%。
通訊與計算機技術(shù)的高速發(fā)展使得高速PCB設(shè)計進入了千兆位領(lǐng)域,新的高速器件應用使得如此高的速率在背板和單板上的長距離傳輸成為可能,但與此同時,PCB設(shè)計中的信號完整性問題(SI)、電源完整性以及電磁兼容方面的問題也更加突出。信號完整性是指信號在信號線上傳輸?shù)馁|(zhì)量,主要問題包括反射、振蕩、時序、地彈和串擾等。信號完整性差不是由某個單一因素導致,而是板級設(shè)計中多種因素共同引起。在千兆位設(shè)備的PCB板設(shè)計中,一個好的信號完整性設(shè)計要求工程師全面考慮器件、傳輸線互聯(lián)方案、電源分配以及EMC方面的問題。高速PCB設(shè)計EDA工具已經(jīng)從單純的仿真驗證發(fā)展到設(shè)計和驗證相結(jié)合,幫助設(shè)計者在設(shè)計早期設(shè)定規(guī)則以避免錯誤而不是在設(shè)計后期發(fā)現(xiàn)問題。隨著數(shù)據(jù)速率越來越高設(shè)計越來越復雜,高速PCB系統(tǒng)分析工具變得更加必要,這些工具包括時序分析、信號完整性分析、設(shè)計空間參數(shù)掃描分析、EMC設(shè)計、電源系統(tǒng)穩(wěn)定性分析等。這里我們將著重討論在千兆位設(shè)備PCB設(shè)計中信號完整性分析應考慮的一些問題。高速器件與器件模型盡管千兆位發(fā)送與接收元器件供應商會提供有關(guān)芯片的設(shè)計資料,但是器件供應商對于新器件信號完整性的了解也存在一個過程,這樣器件供應商給出的設(shè)計指南可能并不成熟,還有就是器件供應商給出的設(shè)計約束條件通常都是非??量痰模瑢υO(shè)計工程師來說要滿足所有的設(shè)計規(guī)則會非常困難。所以就需要信號完整性工程師運用仿真分析工具對供應商的約束規(guī)則和實際設(shè)計進行分析,考察和優(yōu)化元器件選擇、拓撲結(jié)構(gòu)、匹配方案、匹配元器件的值,并最終開發(fā)出確保信號完整性的PCB布局布線規(guī)則。因此,千兆位信號的精確仿真分析變得十分重要,而器件模型在信號完整性分析工作中的作用也越來越得到重視。