Via hole導(dǎo)通孔起線(xiàn)路互相連結(jié)導(dǎo)通的作用,電子行業(yè)的發(fā)展,同時(shí)也促進(jìn)PCB的發(fā)展,也對(duì)印制板制作工藝和表面貼裝技術(shù)提出更高要求。Via hole塞孔工藝應(yīng)運(yùn)而生,同時(shí)應(yīng)滿(mǎn)足下列要求:(一)導(dǎo)通孔內(nèi)有銅即可,阻焊可塞可不塞;(二)導(dǎo)通孔內(nèi)必須有錫鉛,有一定的厚度要求(4微米),不得有阻焊油墨入孔,造成孔內(nèi)藏錫珠;(三)導(dǎo)通孔必須有阻焊油墨塞孔,不透光,不得有錫圈,錫珠以及平整等要求。隨著電子產(chǎn)品向“輕、薄、短、小”方向發(fā)展,PCB也向高密度、高難度發(fā)展,因此出現(xiàn)大量SMT、BGA的PCB,而客戶(hù)在貼裝元器件時(shí)要求塞孔,主要有五個(gè)作用:(一)防止PCB過(guò)波峰焊時(shí)錫從導(dǎo)通孔貫穿元件面造成短路;特別是我們把過(guò)孔放在BGA焊盤(pán)上時(shí),就必須先做塞孔,再鍍金處理,便于BGA的焊接。(二)避免助焊劑殘留在導(dǎo)通孔內(nèi);(三)電子廠(chǎng)表面貼裝以及元件裝配完成后PCB在測(cè)試機(jī)上要吸真空形成負(fù)壓才完成:(四)防止表面錫膏流入孔內(nèi)造成虛焊,影響貼裝;
江西廠(chǎng)家PCB鋁基板現(xiàn)在市面上流行的EDA工具軟件很多,但除了使用的術(shù)語(yǔ)和功能鍵的位置不一樣外都大同小異,廠(chǎng)家PCB鋁基板如何用這些工具更好地實(shí)現(xiàn)PCB的設(shè)計(jì)呢?在開(kāi)始布線(xiàn)之前對(duì)設(shè)計(jì)進(jìn)行認(rèn)真的分析以及對(duì)工具軟件進(jìn)行認(rèn)真的設(shè)置將使設(shè)計(jì)更加符合要求。下面是一般的設(shè)計(jì)過(guò)程和步驟。1、確定PCB的層數(shù)電路板尺寸和布線(xiàn)層數(shù)需要在設(shè)計(jì)初期確定。如果設(shè)計(jì)要求使用高密度球柵數(shù)組(BGA)組件,就必須考慮這些器件布線(xiàn)所需要的最少布線(xiàn)層數(shù)。布線(xiàn)層的數(shù)量以及層疊(stack-up)方式會(huì)直接影響到印制線(xiàn)的布線(xiàn)和阻抗。板的大小有助于確定層疊方式和印制線(xiàn)寬度,實(shí)現(xiàn)期望的設(shè)計(jì)效果。多年來(lái),人們總是認(rèn)為電路板層數(shù)越少成本就越低,但是影響電路板的制造成本還有許多其它因素。近幾年來(lái),多層板之間的成本差別已經(jīng)大大減小。在開(kāi)始設(shè)計(jì)時(shí)最好采用較多的電路層并使敷銅均勻分布,以避免在設(shè)計(jì)臨近結(jié)束時(shí)才發(fā)現(xiàn)有少量信號(hào)不符合已定義的規(guī)則以及空間要求,從而被迫添加新層。在設(shè)計(jì)之前認(rèn)真的規(guī)劃將減少布線(xiàn)中很多的麻煩。2、設(shè)計(jì)規(guī)則和限制自動(dòng)布線(xiàn)工具本身并不知道應(yīng)該做些什幺。為完成布線(xiàn)任務(wù),布線(xiàn)工具需要在正確的規(guī)則和限制條件下工作。不同的信號(hào)線(xiàn)有不同的布線(xiàn)要求,要對(duì)所有特殊要求的信號(hào)線(xiàn)進(jìn)行分類(lèi),不同的設(shè)計(jì)分類(lèi)也不一樣。每個(gè)信號(hào)類(lèi)都應(yīng)該有優(yōu)先級(jí),優(yōu)先級(jí)越高,規(guī)則也越嚴(yán)格。規(guī)則涉及印制線(xiàn)寬度、過(guò)孔的最大數(shù)量、平行度、信號(hào)線(xiàn)之間的相互影響以及層的限制,這些規(guī)則對(duì)布線(xiàn)工具的性能有很大影響。認(rèn)真考慮設(shè)計(jì)要求是成功布線(xiàn)的重要一步。
PCB設(shè)計(jì)是一個(gè)細(xì)致的工作,需要的就是細(xì)心和耐心。剛開(kāi)始做設(shè)計(jì)的新手經(jīng)常犯的錯(cuò)誤就是一些細(xì)節(jié)錯(cuò)誤。器件管腳弄錯(cuò)了,器件封裝用錯(cuò)了,管腳順序畫(huà)反了等等,有些可以通過(guò)飛線(xiàn)來(lái)解決,有些可能就讓一塊板子直接變成了廢品。畫(huà)封裝的時(shí)候多檢查一遍,投板之前把封裝打印出來(lái)和實(shí)際器件比一下,多看一眼,多檢查一遍不是強(qiáng)迫癥,只是讓這些容易犯的低級(jí)錯(cuò)誤盡量避免。否則設(shè)計(jì)的再好看的板子,上面布滿(mǎn)飛線(xiàn),也就遠(yuǎn)談不上優(yōu)秀了。(二) 學(xué)會(huì)設(shè)置規(guī)則其實(shí)現(xiàn)在不光高級(jí)的PCB設(shè)計(jì)軟件需要設(shè)置布線(xiàn)規(guī)則,一些簡(jiǎn)單易用的PCB工具同樣可以進(jìn)行規(guī)則設(shè)置。人腦畢竟不是機(jī)器,那就難免會(huì)有疏忽有失誤。所以把一些容易忽略的問(wèn)題設(shè)置到規(guī)則里面,讓電腦幫助我們檢查,盡量避免犯一些低級(jí)錯(cuò)誤。另外,完善的規(guī)則設(shè)置能更好的規(guī)范后面的工作。所謂磨刀不誤砍柴工,板子的規(guī)模越復(fù)雜規(guī)則設(shè)置的重要性越突出?,F(xiàn)在很多EDA工具都有自動(dòng)布線(xiàn)功能,如果規(guī)則設(shè)置足夠詳細(xì),讓工具自己幫你去設(shè)計(jì),你在一旁喝杯咖啡,不是更愜意的事情嗎?(三) 為別人考慮的越多,自己的工作越少在進(jìn)行PCB設(shè)計(jì)的時(shí)候,盡量多考慮一些最終使用者的需求。比如,如果設(shè)計(jì)的是一塊開(kāi)發(fā)板,那么在進(jìn)行PCB設(shè)計(jì)的時(shí)候就要考慮放置更多的絲印信息,這樣在使用的時(shí)候會(huì)更方便,不用來(lái)回的查找原理圖或者找設(shè)計(jì)人員支持了。如果設(shè)計(jì)的是一個(gè)量產(chǎn)產(chǎn)品,那么就要更多的考慮到生產(chǎn)線(xiàn)上會(huì)遇到的問(wèn)題,同類(lèi)型的器件盡量方向一致,器件間距是否合適,板子的工藝邊寬度等等。這些問(wèn)題考慮的越早,越不會(huì)影響后面的設(shè)計(jì),也可以減少后面支持的工作量和改板的次數(shù)。看上去開(kāi)始設(shè)計(jì)上用的時(shí)間增加了,實(shí)際上是減少了自己后續(xù)的工作量。在板子空間信號(hào)允許的情況下,盡量放置更多的測(cè)試點(diǎn),提高板子的可測(cè)性,這樣在后續(xù)調(diào)試階段同樣能節(jié)省更多的時(shí)間,給發(fā)現(xiàn)問(wèn)題提供更多的思路。
【第Y招】多層板布線(xiàn)高頻電路往往集成度較高,布線(xiàn)密度大,采用多層板既是布線(xiàn)所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來(lái)設(shè)置屏蔽,更好地實(shí)現(xiàn)就近接地,并有效地降低寄生電感和縮短信號(hào)的傳輸長(zhǎng)度,同時(shí)還能大幅度地降低信號(hào)的交叉干擾等,所有這些方法都對(duì)高頻電路的可靠性有利。有資料顯示,同種材料時(shí),四層板要比雙面板的噪聲低20dB。但是,同時(shí)也存在一個(gè)問(wèn)題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求我們?cè)谶M(jìn)行PCB Layout時(shí),除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行合理的元器件布局規(guī)劃,并采用正確的布線(xiàn)規(guī)則來(lái)完成設(shè)計(jì)?! 镜诙小扛咚匐娮悠骷苣_間的引線(xiàn)彎折越少越好 高頻電路布線(xiàn)的引線(xiàn)最好采用全直線(xiàn),需要轉(zhuǎn)折,可用45度折線(xiàn)或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強(qiáng)度,而在高頻電路中,滿(mǎn)足這一要求卻可以減少高頻信號(hào)對(duì)外的發(fā)射和相互間的耦合?! 镜谌小扛哳l電路器件管腳間的引線(xiàn)越短越好 信號(hào)的輻射強(qiáng)度是和信號(hào)線(xiàn)的走線(xiàn)長(zhǎng)度成正比的,高頻的信號(hào)引線(xiàn)越長(zhǎng),它就越容易耦合到靠近它的元器件上去,所以對(duì)于諸如信號(hào)的時(shí)鐘、晶振、DDR的數(shù)據(jù)、LVDS線(xiàn)、USB線(xiàn)、HDMI線(xiàn)等高頻信號(hào)線(xiàn)都是要求盡可能的走線(xiàn)越短越好。 【第四招】高頻電路器件管腳間的引線(xiàn)層間交替越少越好 所謂“引線(xiàn)的層間交替越少越好”是指元件連接過(guò)程中所用的過(guò)孔(Via)越少越好。據(jù)側(cè),一個(gè)過(guò)孔可帶來(lái)約0.5pF的分布電容,減少過(guò)孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯(cuò)的可能性。
一個(gè)布局是否合理沒(méi)有判斷標(biāo)準(zhǔn),可以采用一些相對(duì)簡(jiǎn)單的標(biāo)準(zhǔn)來(lái)判斷布局的優(yōu)劣。最常用的標(biāo)準(zhǔn)就是使飛線(xiàn)總長(zhǎng)度盡可能短。一般來(lái)說(shuō),飛線(xiàn)總長(zhǎng)度越短,意味著布線(xiàn)總長(zhǎng)度也是越短(注意:這只是相對(duì)于大多數(shù)情況是正確的,并不是完全正確);走線(xiàn)越短,走線(xiàn)所占據(jù)的印制板面積也就越小,布通率越高。在走線(xiàn)盡可能短的同時(shí),還必須考慮布線(xiàn)密度的問(wèn)題。如何布局才能使飛線(xiàn)總長(zhǎng)度最短并且保證布局密度不至于過(guò)高而不能實(shí)現(xiàn)是個(gè)很復(fù)雜的問(wèn)題。因?yàn)?,調(diào)整布局就是調(diào)整封裝的放置位置,一個(gè)封裝的焊盤(pán)往往和幾個(gè)甚至幾十個(gè)網(wǎng)絡(luò)同時(shí)相關(guān)聯(lián),減小一個(gè)網(wǎng)絡(luò)飛線(xiàn)長(zhǎng)度可能會(huì)增長(zhǎng)另一個(gè)網(wǎng)絡(luò)的飛線(xiàn)長(zhǎng)度。如何能夠調(diào)整封裝的位置到最佳點(diǎn)實(shí)在給不出太實(shí)用的標(biāo)準(zhǔn),實(shí)際操作時(shí),主要依靠設(shè)計(jì)者的經(jīng)驗(yàn)觀(guān)查屏幕顯示的飛線(xiàn)是否簡(jiǎn)捷、有序和計(jì)算出的總長(zhǎng)度是否最短。飛線(xiàn)是手工布局和布線(xiàn)的主要參考標(biāo)準(zhǔn),手工調(diào)整布局時(shí)盡量使飛線(xiàn)走最短路徑,手工布線(xiàn)時(shí)常常按照飛線(xiàn)指示的路徑連接各個(gè)焊盤(pán)。Protel的飛線(xiàn)優(yōu)化算法可以有效地解決飛線(xiàn)連接的最短路徑問(wèn)題。飛線(xiàn)的連接策略Protel提供了兩種飛線(xiàn)連接方式供使用者選擇:順序飛線(xiàn)和最短樹(shù)飛線(xiàn)。在布線(xiàn)參數(shù)設(shè)置中的飛線(xiàn)模式頁(yè)可以設(shè)置飛線(xiàn)連接策略,應(yīng)該選擇最短樹(shù)策略。動(dòng)態(tài)飛線(xiàn)在有關(guān)飛線(xiàn)顯示和控制一節(jié)中已經(jīng)講到: 執(zhí)行顯示網(wǎng)絡(luò)飛線(xiàn)、顯示封裝飛線(xiàn)和顯示全部飛線(xiàn)命令之一后飛線(xiàn)顯示開(kāi)關(guān)打開(kāi),執(zhí)行隱含全部飛線(xiàn)命令后飛線(xiàn)顯示開(kāi)關(guān)關(guān)閉。
覆銅時(shí)銅和導(dǎo)線(xiàn)之間的間距要改變覆銅時(shí)銅和導(dǎo)線(xiàn)以及焊盤(pán)之間的間距,方法如下:設(shè)計(jì)—規(guī)則—Electrical—clearance,點(diǎn)右鍵建立“新規(guī)則”,出現(xiàn)clearance_1,在clearance_1規(guī)則中“第Y個(gè)對(duì)象匹配哪里”欄中選中“高級(jí)(查詢(xún))”,在右邊的“全查詢(xún)”欄中輸入(InPoly),最后點(diǎn)“應(yīng)用”結(jié)束。如果輸入不對(duì),選則“所有”后再選“高級(jí)(查詢(xún))”。pcb中放置某個(gè)器件時(shí)無(wú)論如何都報(bào)錯(cuò)在pcb中放置某個(gè)元件時(shí),無(wú)論如何都報(bào)錯(cuò),解決辦法是將規(guī)則里的線(xiàn)間距改小。如何選中所有連在一起的線(xiàn)或同一網(wǎng)絡(luò)的線(xiàn)按住“Ctrl”左鍵單擊想要選中的網(wǎng)絡(luò)線(xiàn)即可。無(wú)意中按出來(lái)個(gè)放大鏡在無(wú)意中按出來(lái)個(gè)放大鏡,用“SHIFT+M”取消或者選菜單項(xiàng)“工具”——“優(yōu)先選項(xiàng)”——“pcb Editor”——“Board Insight Lens”,勾選或取消“可視”即可。