在PCB板的設(shè)計當(dāng)中,可以通過分層、恰當(dāng)?shù)牟季植季€和安裝實現(xiàn)PCB的抗ESD設(shè)計。在設(shè)計過程中,通過預(yù)測可以將絕大多數(shù)設(shè)計修改僅限于增減元器件。通過調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見的防范措施。1、盡可能使用多層PCB相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達(dá)到雙面PCB的1/10到1/100。盡量地將每一個信號層都緊靠一個電源層或地線層。對于頂層和底層表面都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考慮使用內(nèi)層線。2、對于雙面PCB來說,要采用緊密交織的電源和地柵格。電源線緊靠地線,在垂直和水平線或填充區(qū)之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應(yīng)小于13mm。3、確保每一個電路盡可能緊湊。4、盡可能將所有連接器都放在一邊。5、在每一層的機(jī)箱地和電路地之間,要設(shè)置相同的“隔離區(qū)”;如果可能,保持間隔距離為0.64mm。6、PCB裝配時,不要在頂層或者底層的焊盤上涂覆任何焊料。使用具有內(nèi)嵌墊圈的螺釘來實現(xiàn)PCB與金屬機(jī)箱/屏蔽層或接地面上支架的緊密接觸。
浙江廠家PCB電路板一、PCB沉金采用的是化學(xué)沉積的方法,通過化學(xué)氧化還原反應(yīng)的方法生成一層鍍層,一般厚度較厚,廠家PCB電路板是化學(xué)鎳金金層沉積方法的一種,可以達(dá)到較厚的金層。二、PCB鍍金采用的是電解的原理,也叫電鍍方式。其他金屬表面處理也多數(shù)采用的是電鍍方式。在實際產(chǎn)品應(yīng)用中,90%的金板是沉金板,因為鍍金板焊接性差是他的致命缺點,也是導(dǎo)致很多公司放棄鍍金工藝的直接原因!沉金工藝在印制線路表面上沉積顏色穩(wěn)定,光亮度好,鍍層平整,可焊性良好的鎳金鍍層?;究煞譃樗膫€階段:前處理(除油,微蝕,活化、后浸),沉鎳,沉金,后處理(廢金水洗,DI水洗,烘干)。沉金厚度在0.025-0.1um間。金應(yīng)用于電路板表面處理,因為金的導(dǎo)電性強(qiáng),抗氧化性好,壽命長,而鍍金板與沉金板最根本的區(qū)別在于,鍍金是硬金(耐磨),沉金是軟金(不耐磨)。1、沉金與鍍金所形成的晶體結(jié)構(gòu)不一樣,沉金對于金的厚度比鍍金要厚很多,沉金會呈金黃色,較鍍金來說更黃(這是區(qū)分鍍金和沉金的方法之一),鍍金的會稍微發(fā)白(鎳的顏色)。2、沉金與鍍金所形成的晶體結(jié)構(gòu)不一樣,沉金相對鍍金來說更容易焊接,不會造成焊接不良。沉金板的應(yīng)力更易控制,對有邦定的產(chǎn)品而言,更有利于邦定的加工。同時也正因為沉金比鍍金軟,所以沉金板做金手指不耐磨(沉金板的缺點)。3、PCB沉金板只有焊盤上有鎳金,趨膚效應(yīng)中信號的傳輸是在銅層不會對信號有影響。4、沉金較鍍金來說晶體結(jié)構(gòu)更致密,不易產(chǎn)成氧化。5、隨著電路板加工精度要求越來越高,線寬、間距已經(jīng)到了0.1mm以下。鍍金則容易產(chǎn)生金絲短路。沉金板只有焊盤上有鎳金,所以不容易產(chǎn)成金絲短路。
通訊與計算機(jī)技術(shù)的高速發(fā)展使得高速PCB設(shè)計進(jìn)入了千兆位領(lǐng)域,新的高速器件應(yīng)用使得如此高的速率在背板和單板上的長距離傳輸成為可能,但與此同時,PCB設(shè)計中的信號完整性問題(SI)、電源完整性以及電磁兼容方面的問題也更加突出。信號完整性是指信號在信號線上傳輸?shù)馁|(zhì)量,主要問題包括反射、振蕩、時序、地彈和串?dāng)_等。信號完整性差不是由某個單一因素導(dǎo)致,而是板級設(shè)計中多種因素共同引起。在千兆位設(shè)備的PCB板設(shè)計中,一個好的信號完整性設(shè)計要求工程師全面考慮器件、傳輸線互聯(lián)方案、電源分配以及EMC方面的問題。高速PCB設(shè)計EDA工具已經(jīng)從單純的仿真驗證發(fā)展到設(shè)計和驗證相結(jié)合,幫助設(shè)計者在設(shè)計早期設(shè)定規(guī)則以避免錯誤而不是在設(shè)計后期發(fā)現(xiàn)問題。隨著數(shù)據(jù)速率越來越高設(shè)計越來越復(fù)雜,高速PCB系統(tǒng)分析工具變得更加必要,這些工具包括時序分析、信號完整性分析、設(shè)計空間參數(shù)掃描分析、EMC設(shè)計、電源系統(tǒng)穩(wěn)定性分析等。這里我們將著重討論在千兆位設(shè)備PCB設(shè)計中信號完整性分析應(yīng)考慮的一些問題。高速器件與器件模型盡管千兆位發(fā)送與接收元器件供應(yīng)商會提供有關(guān)芯片的設(shè)計資料,但是器件供應(yīng)商對于新器件信號完整性的了解也存在一個過程,這樣器件供應(yīng)商給出的設(shè)計指南可能并不成熟,還有就是器件供應(yīng)商給出的設(shè)計約束條件通常都是非??量痰模瑢υO(shè)計工程師來說要滿足所有的設(shè)計規(guī)則會非常困難。所以就需要信號完整性工程師運用仿真分析工具對供應(yīng)商的約束規(guī)則和實際設(shè)計進(jìn)行分析,考察和優(yōu)化元器件選擇、拓?fù)浣Y(jié)構(gòu)、匹配方案、匹配元器件的值,并最終開發(fā)出確保信號完整性的PCB布局布線規(guī)則。因此,千兆位信號的精確仿真分析變得十分重要,而器件模型在信號完整性分析工作中的作用也越來越得到重視。
PCB設(shè)計是一個細(xì)致的工作,需要的就是細(xì)心和耐心。剛開始做設(shè)計的新手經(jīng)常犯的錯誤就是一些細(xì)節(jié)錯誤。器件管腳弄錯了,器件封裝用錯了,管腳順序畫反了等等,有些可以通過飛線來解決,有些可能就讓一塊板子直接變成了廢品。畫封裝的時候多檢查一遍,投板之前把封裝打印出來和實際器件比一下,多看一眼,多檢查一遍不是強(qiáng)迫癥,只是讓這些容易犯的低級錯誤盡量避免。否則設(shè)計的再好看的板子,上面布滿飛線,也就遠(yuǎn)談不上優(yōu)秀了。(二) 學(xué)會設(shè)置規(guī)則其實現(xiàn)在不光高級的PCB設(shè)計軟件需要設(shè)置布線規(guī)則,一些簡單易用的PCB工具同樣可以進(jìn)行規(guī)則設(shè)置。人腦畢竟不是機(jī)器,那就難免會有疏忽有失誤。所以把一些容易忽略的問題設(shè)置到規(guī)則里面,讓電腦幫助我們檢查,盡量避免犯一些低級錯誤。另外,完善的規(guī)則設(shè)置能更好的規(guī)范后面的工作。所謂磨刀不誤砍柴工,板子的規(guī)模越復(fù)雜規(guī)則設(shè)置的重要性越突出?,F(xiàn)在很多EDA工具都有自動布線功能,如果規(guī)則設(shè)置足夠詳細(xì),讓工具自己幫你去設(shè)計,你在一旁喝杯咖啡,不是更愜意的事情嗎?(三) 為別人考慮的越多,自己的工作越少在進(jìn)行PCB設(shè)計的時候,盡量多考慮一些最終使用者的需求。比如,如果設(shè)計的是一塊開發(fā)板,那么在進(jìn)行PCB設(shè)計的時候就要考慮放置更多的絲印信息,這樣在使用的時候會更方便,不用來回的查找原理圖或者找設(shè)計人員支持了。如果設(shè)計的是一個量產(chǎn)產(chǎn)品,那么就要更多的考慮到生產(chǎn)線上會遇到的問題,同類型的器件盡量方向一致,器件間距是否合適,板子的工藝邊寬度等等。這些問題考慮的越早,越不會影響后面的設(shè)計,也可以減少后面支持的工作量和改板的次數(shù)??瓷先ラ_始設(shè)計上用的時間增加了,實際上是減少了自己后續(xù)的工作量。在板子空間信號允許的情況下,盡量放置更多的測試點,提高板子的可測性,這樣在后續(xù)調(diào)試階段同樣能節(jié)省更多的時間,給發(fā)現(xiàn)問題提供更多的思路。