廠家線路板印制1.開料目的:根據(jù)工程資料MI的要求,在符合要求的大張板材上,線路板印制生產(chǎn)商裁切成小塊生產(chǎn)板件.符合客戶要求的小塊板料.流程:大板料→按MI要求切板→鋦板→啤圓角磨邊→出板鉆孔目的:根據(jù)工程資料,在所開符合要求尺寸的板料上,相應(yīng)的位置鉆出所求的孔徑.流程:疊板銷釘→上板→鉆孔→下板→檢查修理沉銅目的:沉銅是利用化學(xué)方法在絕緣孔壁上沉積上一層薄銅.流程:粗磨→掛板→沉銅自動(dòng)線→下板→浸%稀H2SO4→加厚銅圖形轉(zhuǎn)移目的:圖形轉(zhuǎn)移是生產(chǎn)菲林上的圖像轉(zhuǎn)移到板上。流程:(藍(lán)油流程):磨板→印第Y面→烘干→印第二面→烘干→爆光→沖影→檢查;(干膜流程):麻板→壓膜→靜置→對(duì)位→曝光→靜置→沖影→檢查圖形電鍍目的:圖形電鍍是在線路圖形裸露的銅皮上或孔壁上電鍍一層達(dá)到要求厚度的銅層與要求厚度的金鎳或錫層。流程:上板→除油→水洗二次→微蝕→水洗→酸洗→鍍銅→水洗→浸酸→鍍錫→水洗→下板退膜目的:用NaOH溶液退去抗電鍍覆蓋膜層使非線路銅層裸露出來。流程:水膜:插架→浸堿→沖洗→擦洗→過機(jī);干膜:放板→過機(jī)蝕刻目的:蝕刻是利用化學(xué)反應(yīng)法將非線路部位的銅層腐蝕去。綠油目的:綠油是將綠油菲林的圖形轉(zhuǎn)移到板上,起到保護(hù)線路和阻止焊接零件時(shí)線路上錫的作用。流程:磨板→印感光綠油→鋦板→曝光→沖影;磨板→印第Y面→烘板→印第二面→烘板字符目的:字符是提供的一種便于辯認(rèn)的標(biāo)記。流程:綠油終鋦后→冷卻靜置→調(diào)網(wǎng)→印字符→后鋦鍍金手指目的:在插頭手指上鍍上一層要求厚度的鎳金層,使之更具有硬度的耐磨性。流程:上板→除油→水洗兩次→微蝕→水洗兩次→酸洗→鍍銅→水洗→鍍鎳→水洗→鍍金鍍錫板 (并列的一種工藝)目的:噴錫是在未覆蓋阻焊油的裸露銅面上噴上一層鉛錫,以保護(hù)銅面不蝕氧化,以保證具有良好的焊接性能.流程:微蝕→風(fēng)干→預(yù)熱→松香涂覆→焊錫涂覆→熱風(fēng)平整→風(fēng)冷→洗滌風(fēng)干成型目的:通過模具沖壓或數(shù)控鑼機(jī)鑼出客戶所需要的形狀成型的方法有機(jī)鑼,啤板,手鑼,手切說明:數(shù)據(jù)鑼機(jī)板與啤板的精確度較高,手鑼其次,手切板最低具只能做一些簡(jiǎn)單的外形.測(cè)試目的:通過電子00%測(cè)試,檢測(cè)目視不易發(fā)現(xiàn)到的開路,短路等影響功能性之缺陷.流程:上模→放板→測(cè)試→合格→FQC目檢→不合格→修理→返測(cè)試→OK→REJ→報(bào)廢終檢目的:通過00%目檢板件外觀缺陷,并對(duì)輕微缺陷進(jìn)行修理,避免有問題及缺陷板件流出.具體工作流程:來料→查看資料→目檢→合格→FQA抽查→合格→包裝→不合格→處理→檢查OKa
1.布局首先,要考慮PCB尺寸大小。PCB尺寸過大時(shí),印制線條長(zhǎng),阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后.再確定特殊元件的位置。最后,根據(jù)電路的功能單元,對(duì)電路的全部元器件進(jìn)行布局。在確定特殊元件的位置時(shí)要遵守以下原則:(1)盡可能縮短高頻元器件之間的連線,設(shè)法減少它們的分布參數(shù)和相互間的電磁干擾。易受干擾的元器件不能相互挨得太近,輸入和輸出元件應(yīng)盡量遠(yuǎn)離。(2)某些元器件或?qū)Ь€之間可能有較高的電位差,應(yīng)加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應(yīng)盡量布置在調(diào)試時(shí)手不易觸及的地方。(3)應(yīng)留出印制扳定位孔及固定支架所占用的位置。根據(jù)電路的功能單元.對(duì)電路的全部元器件進(jìn)行布局時(shí),要符合以下原則:(1)按照電路的流程安排各個(gè)功能電路單元的位置,使布局便于信號(hào)流通,并使信號(hào)盡可能保持一致的方向。(2)以每個(gè)功能電路的核心元件為中心,圍繞它來進(jìn)行布局。元器件應(yīng)均勻、整齊、緊湊地排列在PCB上.盡量減少和縮短各元器件之間的引線和連接。(3)在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應(yīng)盡可能使元器件平行排列。這樣,不但美觀.而且裝焊容易.易于批量生產(chǎn)。(4)位于電路板邊緣的元器件,離電路板邊緣一般不小于2mm。電路板的最佳形狀為矩形。
從IC芯片的發(fā)展及封裝形式來看,芯片體積越來越小、引腳數(shù)越來越多;同時(shí),由于近年來IC工藝的發(fā)展,使得其速度也越來越高。這就帶來了一個(gè)問題,即電子設(shè)計(jì)的體積減小導(dǎo)致電路的布局布線密度變大,而同時(shí)信號(hào)的頻率還在提高,從而使得如何處理高速信號(hào)問題成為一個(gè)設(shè)計(jì)能否成功的關(guān)鍵因素。隨著電子系統(tǒng)中邏輯復(fù)雜度和時(shí)鐘頻率的迅速提高,信號(hào)邊沿不斷變陡,印刷電路板的線跡互連和板層特性對(duì)系統(tǒng)電氣性能的影響也越發(fā)重要。對(duì)于低頻設(shè)計(jì),線跡互連和板層的影響可以不考慮,但當(dāng)頻率超過50 MHz時(shí),互連關(guān)系必須考慮,而在*定系統(tǒng)性能時(shí)還必須考慮印刷電路板板材的電參數(shù)。因此,高速系統(tǒng)的設(shè)計(jì)必須面對(duì)互連延遲引起的時(shí)序問題以及串?dāng)_、傳輸線效應(yīng)等信號(hào)完整性(Signal Integrity,SI)問題。當(dāng)硬件工作頻率增高后,每一根布線網(wǎng)絡(luò)上的傳輸線都可能成為發(fā)射天線,對(duì)其他電子設(shè)備產(chǎn)生電磁輻射或與其他設(shè)備相互干擾,從而使硬件時(shí)序邏輯產(chǎn)生混亂。電磁兼容性(Electromagnetic Compatibility,EMC)的標(biāo)準(zhǔn)提出了解決硬件實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射干擾以及本身抵抗外部電磁干擾的基本要求。1 高速數(shù)字電路設(shè)計(jì)的幾個(gè)基本概念在高速數(shù)字電路中,由于串?dāng)_、反射、過沖、振蕩、地彈、偏移等信號(hào)完整性問題,本來在低速電路中無需考慮的因素在這里就顯得格外重要;另外,隨著現(xiàn)有電氣系統(tǒng)耦合結(jié)構(gòu)越來越復(fù)雜,電磁兼容性也變成了一個(gè)不能不考慮的問題。要解決高速電路設(shè)計(jì)的問題,首先需要真正明白高速信號(hào)的概念。高速不是就頻率的高低來說的,而是由信號(hào)的邊沿速度決定的,一般認(rèn)為上升時(shí)間小于4倍信號(hào)傳輸延遲時(shí)可視為高速信號(hào)。即使在工作頻率不高的系統(tǒng)中,也會(huì)出現(xiàn)信號(hào)完整性的問題。這是由于隨著集成電路工藝的提高,所用器件I/O端口的信號(hào)邊沿比以前更陡更快,因此在工作時(shí)鐘不高的情況下也屬于高速器件,隨之帶來了信號(hào)完整性的種種問題。
覆銅時(shí)銅和導(dǎo)線之間的間距要改變覆銅時(shí)銅和導(dǎo)線以及焊盤之間的間距,方法如下:設(shè)計(jì)—規(guī)則—Electrical—clearance,點(diǎn)右鍵建立“新規(guī)則”,出現(xiàn)clearance_1,在clearance_1規(guī)則中“第Y個(gè)對(duì)象匹配哪里”欄中選中“高級(jí)(查詢)”,在右邊的“全查詢”欄中輸入(InPoly),最后點(diǎn)“應(yīng)用”結(jié)束。如果輸入不對(duì),選則“所有”后再選“高級(jí)(查詢)”。pcb中放置某個(gè)器件時(shí)無論如何都報(bào)錯(cuò)在pcb中放置某個(gè)元件時(shí),無論如何都報(bào)錯(cuò),解決辦法是將規(guī)則里的線間距改小。如何選中所有連在一起的線或同一網(wǎng)絡(luò)的線按住“Ctrl”左鍵單擊想要選中的網(wǎng)絡(luò)線即可。無意中按出來個(gè)放大鏡在無意中按出來個(gè)放大鏡,用“SHIFT+M”取消或者選菜單項(xiàng)“工具”——“優(yōu)先選項(xiàng)”——“pcb Editor”——“Board Insight Lens”,勾選或取消“可視”即可。