這里主要是說了從PCB設計封裝來解析選擇元件的技巧。元件的封裝包含很多信息,包含元件的尺寸,特別是引腳的相對位置關系,還有元件的焊盤類型。當然我們根據(jù)元件封裝選擇元件時還有一個要注意的地方是要考慮元件的外形尺寸。引腳位置關系:主要是指我們需要將實際的元件的引腳和PCB元件的封裝的尺寸對應起來。我們選擇不同的元件,雖然功能相同,但是元件的封裝很可能不一樣。我們需要保證PCB焊盤尺寸位置正確才能保證元件能正確焊接。焊盤的選擇:這個是我們需要考慮的比較多的地方。首先包括焊盤的類型。其類型包括兩種,一是電鍍通孔,一種是表貼類型。我們需要考慮的因素有器件成本、可用性、器件面積密度和功耗等因數(shù)。從制造角度看,表貼器件通常要比通孔器件便宜,而且一般可用性較高。對于我們一般設計來說,我們選擇表貼元件,不僅方便手工焊接,而且有利于查錯和調試過程中更好的連接焊盤和信號。其次我們還應該注意焊盤的位置。因為不同的位置,就代表元件實際當中不同的位置。我們如果不合理安排焊盤的位置,很有可能就會出現(xiàn)一個區(qū)域元件過密,而另外一個區(qū)域元件很稀疏的情況,當然情況更糟糕的是由于焊盤位置過近,導致元件之間空隙過小而無法焊接,下面就是我失敗的一個例子,我在一個光耦開關旁邊開了通孔,但是由于它們的位置過近,導致光耦開關焊接上去以后,通孔無法再放置螺絲了。另外一種情況就是我們要考慮焊盤如何焊接。在實際過程中我們常按一個特定的方向排列焊盤,焊接起來比較方便。元件的外形尺寸:在實際應用當中,一些元件(如有極性電容)可能有高度凈空限制,所以我們需要在元件選擇過程中加以考慮。我們在最初開始設計時,可以先畫一個基本的電路板外框形狀,然后放置上一些計劃要使用的大型或位置關鍵元件(如連接器)。這樣,就能直觀快速地看到(沒有布線的)電路板虛擬透視圖,并給出相對精確的電路板和元器件的相對定位和元件高度。這將有助于確保PCB經過裝配后元件能合適地放進外包裝(塑料制品、機箱、機框等)內。當然我們還可以從工具菜單中調用三維預覽模式瀏覽整塊電路板。對于元件的選擇,除了要依據(jù)設計要求外,還要選擇正規(guī)廠家所生產的產品,這樣才能保證實現(xiàn)你的設計目標。
一、PCB沉金采用的是化學沉積的方法,通過化學氧化還原反應的方法生成一層鍍層,一般厚度較厚,是化學鎳金金層沉積方法的一種,可以達到較厚的金層。二、PCB鍍金采用的是電解的原理,也叫電鍍方式。其他金屬表面處理也多數(shù)采用的是電鍍方式。在實際產品應用中,90%的金板是沉金板,因為鍍金板焊接性差是他的致命缺點,也是導致很多公司放棄鍍金工藝的直接原因!沉金工藝在印制線路表面上沉積顏色穩(wěn)定,光亮度好,鍍層平整,可焊性良好的鎳金鍍層?;究煞譃樗膫€階段:前處理(除油,微蝕,活化、后浸),沉鎳,沉金,后處理(廢金水洗,DI水洗,烘干)。沉金厚度在0.025-0.1um間。金應用于電路板表面處理,因為金的導電性強,抗氧化性好,壽命長,而鍍金板與沉金板最根本的區(qū)別在于,鍍金是硬金(耐磨),沉金是軟金(不耐磨)。1、沉金與鍍金所形成的晶體結構不一樣,沉金對于金的厚度比鍍金要厚很多,沉金會呈金黃色,較鍍金來說更黃(這是區(qū)分鍍金和沉金的方法之一),鍍金的會稍微發(fā)白(鎳的顏色)。2、沉金與鍍金所形成的晶體結構不一樣,沉金相對鍍金來說更容易焊接,不會造成焊接不良。沉金板的應力更易控制,對有邦定的產品而言,更有利于邦定的加工。同時也正因為沉金比鍍金軟,所以沉金板做金手指不耐磨(沉金板的缺點)。3、PCB沉金板只有焊盤上有鎳金,趨膚效應中信號的傳輸是在銅層不會對信號有影響。4、沉金較鍍金來說晶體結構更致密,不易產成氧化。5、隨著電路板加工精度要求越來越高,線寬、間距已經到了0.1mm以下。鍍金則容易產生金絲短路。沉金板只有焊盤上有鎳金,所以不容易產成金絲短路。6、沉金板只有焊盤上有鎳金,所以線路上的阻焊與銅層的結合更牢固。工程在作補償時不會對間距產生影響。7、對于要求較高的板子,平整度要求要好,一般就采用沉金,沉金一般不會出現(xiàn)組裝后的黑墊現(xiàn)象。沉金板的平整性與使用壽命較鍍金板要好。所以目前大多數(shù)工廠都采用了沉金工藝生產金板。但是沉金工藝比鍍金工藝成本更貴(含金量更高),所以依然還有大量的低價產品使用鍍金工藝。
1.系統(tǒng)布局是否保證布線的合理或者最優(yōu),是否能保證布線的可靠進行,是否能保證電路工作的可靠性。在布局的時候需要對信號的走向以及電源和地線網(wǎng)絡有整體的了解和規(guī)劃。2.印制板尺寸是否與加工圖紙尺寸相符,能否符合PCB制造工藝要求、有無行為標記。這一點需要特別注意,不少PCB板的電路布局和布線都設計得很漂亮、合理,但是疏忽了定位接插件的精確定位,導致設計的電路無法和其他電路對接。3.元件在二維、三維空間上有無沖突。注意器件的實際尺寸,特別是器件的高度。在焊接免布局的元器件,高度一般不能超過3mm。4.元件布局是否疏密有序、排列整齊,是否全部布完。在元器件布局的時候,不僅要考慮信號的走向和信號的類型、需要注意或者保護的地方,同時也要考慮器件布局的整體密度,做到疏密均勻。5.需經常更換的元件能否方便地更換,插件板插入設備是否方便。應保證經常更換的元器件的更換和接插的方便和可靠。6.調整可調元件是否方便。7.熱敏元件與發(fā)熱元件之間是否有適當?shù)木嚯x。8.在需要散熱的地方是否裝有散熱器或者風扇,空氣流是否通暢。應注意元器件和電路板的散熱。9.信號走向是否順暢且互連最短。10.插頭、插座等與機械設計是否矛盾。11.線路的干擾問題是否有所考慮。12.電路板的機械強度和性能是否有所考慮。13.電路板布局的藝術性及其美觀性。
1.寄生電容過孔本身存在著對地或電源的寄生電容,如果已知過孔在內層上的隔離孔直徑為D2;過孔焊盤的直徑為D1;PCB的厚度為T;板基材的相對介電常數(shù)為ε;過孔的寄生電容延Κ了電路中信號的上升時問,降低了電路的速度。如果一塊厚度為25mil的PCB,使用內徑為10mil,焊盤直徑為20mil的過孔,內層電氣間隙寬度為32mil時,可以通過上面的公式近似算出過孔的寄生電容大致為0.259 pF。如果走線的特性阻抗為30Ω,則該寄生電容引起的信號上升時間延長量。系數(shù)1/2是因為過孔在走線的中途。從這些數(shù)值可以看出,盡管單個過孔的寄生電容引起的上升沿變緩的效用不是很明顯,但是如果走線中多次使用過孔進行層間的切換,設計者還是要慎重考慮的。2.寄生電感過孔還具有與其高度和直徑直接相關的串聯(lián)寄生電感。若九是過孔的高度;d是中心鉆孔的直徑;則過孔的寄生電感L近似為在高速數(shù)字電路的設計中,寄生電感帶來的危害超過寄生電容的影響。過孔的寄生串聯(lián)電感會削弱旁路電容在電源或地平面濾除噪聲的作用,減弱整個電源系統(tǒng)的濾波效用c因此旁路和去耦電容的過孔應該盡可能短,以使其電感值最小。通過上面對過孔寄生特性的分析,為了減小過孔的寄生效應帶來的不利影響,在進行高速PCB設計時應盡量做到:· 盡量減少過孔,尤其是時鐘信號走線;· 使用較薄的PCB有利于減小過孔的兩種寄生參數(shù);· 過孔阻抗應該盡可能與其連接的走線的阻抗相匹配,以便減小信號的反射;
福建開發(fā)線路板貼片現(xiàn)在市面上流行的EDA工具軟件很多,但除了使用的術語和功能鍵的位置不一樣外都大同小異,開發(fā)線路板貼片如何用這些工具更好地實現(xiàn)PCB的設計呢?在開始布線之前對設計進行認真的分析以及對工具軟件進行認真的設置將使設計更加符合要求。下面是一般的設計過程和步驟。1、確定PCB的層數(shù)電路板尺寸和布線層數(shù)需要在設計初期確定。如果設計要求使用高密度球柵數(shù)組(BGA)組件,就必須考慮這些器件布線所需要的最少布線層數(shù)。布線層的數(shù)量以及層疊(stack-up)方式會直接影響到印制線的布線和阻抗。板的大小有助于確定層疊方式和印制線寬度,實現(xiàn)期望的設計效果。多年來,人們總是認為電路板層數(shù)越少成本就越低,但是影響電路板的制造成本還有許多其它因素。近幾年來,多層板之間的成本差別已經大大減小。在開始設計時最好采用較多的電路層并使敷銅均勻分布,以避免在設計臨近結束時才發(fā)現(xiàn)有少量信號不符合已定義的規(guī)則以及空間要求,從而被迫添加新層。在設計之前認真的規(guī)劃將減少布線中很多的麻煩。2、設計規(guī)則和限制自動布線工具本身并不知道應該做些什幺。為完成布線任務,布線工具需要在正確的規(guī)則和限制條件下工作。不同的信號線有不同的布線要求,要對所有特殊要求的信號線進行分類,不同的設計分類也不一樣。每個信號類都應該有優(yōu)先級,優(yōu)先級越高,規(guī)則也越嚴格。規(guī)則涉及印制線寬度、過孔的最大數(shù)量、平行度、信號線之間的相互影響以及層的限制,這些規(guī)則對布線工具的性能有很大影響。認真考慮設計要求是成功布線的重要一步。
PCB上的任何一條走線在通過高頻信號的情況下都會對該信號造成時延時,蛇形走線的主要作用是補償“同一組相關”信號線中延時較小的部分,這些部分通常是沒有或比其它信號少通過另外的邏輯處理;最典型的就是時鐘線,通常它不需經過任何其它邏輯處理,因而其延時會小于其它相關信號。高速數(shù)字PCB板的等線長是為了使各信號的延遲差保持在一個范圍內,保證系統(tǒng)在同一周期內讀取的數(shù)據(jù)的有效性(延遲差超過一個時鐘周期時會錯讀下一周期的數(shù)據(jù)),一般要求延遲差不超過1/4時鐘周期,單位長度的線延遲差也是固定的,延遲跟線寬,線長,銅厚,板層結構有關,但線過長會增大分布電容和分布電感,使信號質量,所以時鐘IC引腳一般都接RC端接,但蛇形走線并非起電感的作用,相反的,電感會使信號中的上升元中的高次諧波相移,造成信號質量惡化,所以要求蛇形線間距最少是線寬的兩倍,信號的上升時間越小就越易受分布電容和分布電感的影響.因為應用場合不同具不同的作用,如果蛇形走線在電腦板中出現(xiàn),其主要起到一個濾波電感的作用,提高電路的抗干擾能力,電腦主機板中的蛇形走線,主要用在一些時鐘信號中,如CIClk,AGPClk,它的作用有兩點:1、阻抗匹配2、濾波電感。對一些重要信號,如INTEL HUB架構中的HUBLink,一共13根,跑233MHz,要求必須嚴格等長,以消除時滯造成的隱患,繞線是解決辦法。一般來講,蛇形走線的線距>=2倍的線寬。PCI板上的蛇行線就是為了適應PCI33MHzClock的線長要求。若在一般普通PCB板中,是一個分布參數(shù)的 LC濾波器,還可作為收音機天線的電感線圈,短而窄的蛇形走線可做保險絲等等.