在PCB板的設(shè)計(jì)當(dāng)中,可以通過(guò)分層、恰當(dāng)?shù)牟季植季€和安裝實(shí)現(xiàn)PCB的抗ESD設(shè)計(jì)。在設(shè)計(jì)過(guò)程中,通過(guò)預(yù)測(cè)可以將絕大多數(shù)設(shè)計(jì)修改僅限于增減元器件。通過(guò)調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見(jiàn)的防范措施。1、盡可能使用多層PCB相對(duì)于雙面PCB而言,地平面和電源平面,以及排列緊密的信號(hào)線-地線間距能夠減小共模阻抗和感性耦合,使之達(dá)到雙面PCB的1/10到1/100。盡量地將每一個(gè)信號(hào)層都緊靠一個(gè)電源層或地線層。對(duì)于頂層和底層表面都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考慮使用內(nèi)層線。2、對(duì)于雙面PCB來(lái)說(shuō),要采用緊密交織的電源和地柵格。電源線緊靠地線,在垂直和水平線或填充區(qū)之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應(yīng)小于13mm。3、確保每一個(gè)電路盡可能緊湊。4、盡可能將所有連接器都放在一邊。5、在每一層的機(jī)箱地和電路地之間,要設(shè)置相同的“隔離區(qū)”;如果可能,保持間隔距離為0.64mm。6、PCB裝配時(shí),不要在頂層或者底層的焊盤(pán)上涂覆任何焊料。使用具有內(nèi)嵌墊圈的螺釘來(lái)實(shí)現(xiàn)PCB與金屬機(jī)箱/屏蔽層或接地面上支架的緊密接觸。
如果阻抗變化只發(fā)生一次,例如線寬從8mil變到6mil后,一直保持6mil寬度這種情況,要達(dá)到突變處信號(hào)反射噪聲不超過(guò)電壓擺幅的5%這一噪聲預(yù)算要求,阻抗變化必須小于10%。這有時(shí)很難做到,以 FR4板材上微帶線的情況為例,我們計(jì)算一下。如果線寬8mil,線條和參考平面之間的厚度為4mil,特性阻抗為46.5歐姆。線寬變化到6mil后特性阻抗變成54.2歐姆,阻抗變化率達(dá)到了20%。反射信號(hào)的幅度必然超標(biāo)。至于對(duì)信號(hào)造成多大影響,還和信號(hào)上升時(shí)間和驅(qū)動(dòng)端到反射點(diǎn)處信號(hào)的時(shí)延有關(guān)。但至少這是一個(gè)潛在的問(wèn)題點(diǎn)。幸運(yùn)的是這時(shí)可以通過(guò)阻抗匹配端接解決問(wèn)題。如果阻抗變化發(fā)生兩次,例如線寬從8mil變到6mil后,拉出2cm后又變回8mil。那么在2cm長(zhǎng)6mil寬線條的兩個(gè)端點(diǎn)處都會(huì)發(fā)生反射,一次是阻抗變大,發(fā)生正反射,接著阻抗變小,發(fā)生負(fù)反射。如果兩次反射間隔時(shí)間足夠短,兩次反射就有可能相互抵消,從而減小影響。假設(shè)傳輸信號(hào)為1V,第Y次正反射有0.2V被反射,1.2V繼續(xù)向前傳輸,第二次反射有 -0.2*1.2 = 0.24v被反射回。再假設(shè)6mil線長(zhǎng)度極短,兩次反射幾乎同時(shí)發(fā)生,那么總的反射電壓只有0.04V,小于5%這一噪聲預(yù)算要求。因此,這種反射是否影響信號(hào),有多大影響,和阻抗變化處的時(shí)延以及信號(hào)上升時(shí)間有關(guān)。研究及實(shí)驗(yàn)表明,只要阻抗變化處的時(shí)延小于信號(hào)上升時(shí)間的20%,反射信號(hào)就不會(huì)造成問(wèn)題。如果信號(hào)上升時(shí)間為1ns,那么阻抗變化處的時(shí)延小于0.2ns對(duì)應(yīng)1.2英寸,反射就不會(huì)產(chǎn)生問(wèn)題。也就是說(shuō),對(duì)于本例情況,6mil寬走線的長(zhǎng)度只要小于3cm就不會(huì)有問(wèn)題。
遼寧專業(yè)PCB鋁基板一、沉金板與鍍金板的區(qū)別二、為什么要用鍍金板隨著IC 的集成度越來(lái)越高,IC腳也越多越密。專業(yè)PCB鋁基板而垂直噴錫工藝很難將成細(xì)的焊盤(pán)吹平整,這就給SMT的貼裝帶來(lái)了難度;另外噴錫板的待用壽命(shelf life)很短。而鍍金板正好解決了這些問(wèn)題: 1對(duì)于表面貼裝工藝,尤其對(duì)于0603及0402 超小型表貼,因?yàn)楹副P(pán)平整度直接關(guān)系到錫膏印制工序的質(zhì)量,對(duì)后面的再流焊接質(zhì)量起到?jīng)Q定性影響,所以,整板鍍金在高密度和超小型表貼工藝中時(shí)常見(jiàn)到。2在試制階段,受元件采購(gòu)等因素的影響往往不是板子來(lái)了馬上就焊,而是經(jīng)常要等上幾個(gè)星期甚至個(gè)把月才用,鍍金板的待用壽命(shelf life)比鉛錫合金長(zhǎng)很多倍所以大家都樂(lè)意采用。再說(shuō)鍍金PCB在度樣階段的成本與鉛錫合金板相比相差無(wú)幾。但隨著布線越來(lái)越密,線寬、間距已經(jīng)到了3-4MIL。因此帶來(lái)了金絲短路的問(wèn)題:隨著信號(hào)的頻率越來(lái)越高,因趨膚效應(yīng)造成信號(hào)在多鍍層中傳輸?shù)那闆r對(duì)信號(hào)質(zhì)量的影響越明顯:趨膚效應(yīng)是指:高頻的交流電,電流將趨向集中在導(dǎo)線的表面流動(dòng)。根據(jù)計(jì)算,趨膚深度與頻率有關(guān):鍍金板的其它缺點(diǎn)在沉金板與鍍金板的區(qū)別表中已列出。
大量涉及蝕刻面的質(zhì)量問(wèn)題都集中在上板面被蝕刻的部分,而這些問(wèn)題來(lái)自于蝕刻劑所產(chǎn)生的膠狀板結(jié)物的影響。對(duì)這一點(diǎn)的了解是十分重要的,因膠狀板結(jié)物堆積在銅表面上。一方面會(huì)影響噴射力,另一方面會(huì)阻檔了新鮮蝕刻液的補(bǔ)充,使蝕刻的速度被降低。正因膠狀板結(jié)物的形成和堆積,使得基板上下面的圖形的蝕刻程度不同,先進(jìn)入的基板因堆積尚未形成,蝕刻速度較快, 故容易被徹底地蝕刻或造成過(guò)腐蝕,而后進(jìn)入的基板因堆積已形成,而減慢了蝕刻的速度。蝕刻設(shè)備的維護(hù)維護(hù)蝕刻設(shè)備的最關(guān)鍵因素就是要保證噴嘴的高清潔度及無(wú)阻塞物,使噴嘴能暢順地噴射。阻塞物或結(jié)渣會(huì)使噴射時(shí)產(chǎn)生壓力作用,沖擊板面。而噴嘴不清潔,則會(huì)造成蝕刻不均勻而使整塊電路板報(bào)廢。明顯地,設(shè)備的維護(hù)就是更換破損件和磨損件,因噴嘴同樣存在著磨損的問(wèn)題,所以更換時(shí)應(yīng)包括噴嘴。此外,更為關(guān)鍵的問(wèn)題是要保持蝕刻機(jī)沒(méi)有結(jié)渣,因很多時(shí)結(jié)渣堆積過(guò)多會(huì)對(duì)蝕刻液的化學(xué)平衡產(chǎn)生影響。同樣地,如果蝕刻液出現(xiàn)化學(xué)不平衡,結(jié)渣的情況就會(huì)愈加嚴(yán)重。蝕刻液突然出現(xiàn)大量結(jié)渣時(shí),通常是一個(gè)信號(hào),表示溶液的平衡出現(xiàn)了問(wèn)題,這時(shí)應(yīng)使用較強(qiáng)的鹽酸作適當(dāng)?shù)那鍧嵒驅(qū)θ芤哼M(jìn)行補(bǔ)加。
通訊與計(jì)算機(jī)技術(shù)的高速發(fā)展使得高速PCB設(shè)計(jì)進(jìn)入了千兆位領(lǐng)域,新的高速器件應(yīng)用使得如此高的速率在背板和單板上的長(zhǎng)距離傳輸成為可能,但與此同時(shí),PCB設(shè)計(jì)中的信號(hào)完整性問(wèn)題(SI)、電源完整性以及電磁兼容方面的問(wèn)題也更加突出。信號(hào)完整性是指信號(hào)在信號(hào)線上傳輸?shù)馁|(zhì)量,主要問(wèn)題包括反射、振蕩、時(shí)序、地彈和串?dāng)_等。信號(hào)完整性差不是由某個(gè)單一因素導(dǎo)致,而是板級(jí)設(shè)計(jì)中多種因素共同引起。在千兆位設(shè)備的PCB板設(shè)計(jì)中,一個(gè)好的信號(hào)完整性設(shè)計(jì)要求工程師全面考慮器件、傳輸線互聯(lián)方案、電源分配以及EMC方面的問(wèn)題。高速PCB設(shè)計(jì)EDA工具已經(jīng)從單純的仿真驗(yàn)證發(fā)展到設(shè)計(jì)和驗(yàn)證相結(jié)合,幫助設(shè)計(jì)者在設(shè)計(jì)早期設(shè)定規(guī)則以避免錯(cuò)誤而不是在設(shè)計(jì)后期發(fā)現(xiàn)問(wèn)題。隨著數(shù)據(jù)速率越來(lái)越高設(shè)計(jì)越來(lái)越復(fù)雜,高速PCB系統(tǒng)分析工具變得更加必要,這些工具包括時(shí)序分析、信號(hào)完整性分析、設(shè)計(jì)空間參數(shù)掃描分析、EMC設(shè)計(jì)、電源系統(tǒng)穩(wěn)定性分析等。這里我們將著重討論在千兆位設(shè)備PCB設(shè)計(jì)中信號(hào)完整性分析應(yīng)考慮的一些問(wèn)題。高速器件與器件模型盡管千兆位發(fā)送與接收元器件供應(yīng)商會(huì)提供有關(guān)芯片的設(shè)計(jì)資料,但是器件供應(yīng)商對(duì)于新器件信號(hào)完整性的了解也存在一個(gè)過(guò)程,這樣器件供應(yīng)商給出的設(shè)計(jì)指南可能并不成熟,還有就是器件供應(yīng)商給出的設(shè)計(jì)約束條件通常都是非??量痰?,對(duì)設(shè)計(jì)工程師來(lái)說(shuō)要滿足所有的設(shè)計(jì)規(guī)則會(huì)非常困難。所以就需要信號(hào)完整性工程師運(yùn)用仿真分析工具對(duì)供應(yīng)商的約束規(guī)則和實(shí)際設(shè)計(jì)進(jìn)行分析,考察和優(yōu)化元器件選擇、拓?fù)浣Y(jié)構(gòu)、匹配方案、匹配元器件的值,并最終開(kāi)發(fā)出確保信號(hào)完整性的PCB布局布線規(guī)則。因此,千兆位信號(hào)的精確仿真分析變得十分重要,而器件模型在信號(hào)完整性分析工作中的作用也越來(lái)越得到重視。